摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-13页 |
1.1 研究背景 | 第9-10页 |
1.2 多通道数据采集系统的发展现状 | 第10-11页 |
1.3 论文研究内容 | 第11页 |
1.4 论文章节结构 | 第11-13页 |
第2章 数据采集技术 | 第13-23页 |
2.1 数据采集过程及采样定理 | 第13-16页 |
2.1.1 采样过程 | 第13-14页 |
2.1.2 采样定理 | 第14-16页 |
2.2 SDRAM的原理 | 第16-17页 |
2.3 PCI总线 | 第17-21页 |
2.3.1 PCI总线特点 | 第17-18页 |
2.3.2 PCI总线信号的定义 | 第18-20页 |
2.3.3 PCI总线仲裁 | 第20页 |
2.3.4 PCI总线的电气特性 | 第20-21页 |
2.4 本章小结 | 第21-23页 |
第3章 数据采集卡的硬件设计 | 第23-47页 |
3.1 电路总体设计流程 | 第23-24页 |
3.2 信号采集电路 | 第24-29页 |
3.2.1 程控增益放大器AD8250 | 第24-26页 |
3.2.2 差分衰减放大器AD8475 | 第26-27页 |
3.2.3 模数转换电路 | 第27-29页 |
3.2.4 过压监测电路 | 第29页 |
3.3 主控电路设计 | 第29-31页 |
3.3.1 FPGA的选型 | 第29-30页 |
3.3.2 FPGA的配置电路 | 第30-31页 |
3.3.3 时钟电路 | 第31页 |
3.4 存储电路 | 第31-32页 |
3.5 PCI通信电路 | 第32-35页 |
3.5.1 PCI9054简介 | 第32-34页 |
3.5.2 PCI接口电路 | 第34-35页 |
3.5.3 调试注意事项 | 第35页 |
3.6 电源模块设计 | 第35-38页 |
3.7 系统的板级规划 | 第38-42页 |
3.7.1 传输线 | 第38-41页 |
3.7.2 系统的叠层设计 | 第41页 |
3.7.3 布局基本原则 | 第41-42页 |
3.8 PCB布线 | 第42-46页 |
3.8.1 布线的基本原则 | 第43页 |
3.8.2 信号线串扰的抑制 | 第43-45页 |
3.8.3 SDRAM信号串扰抑制 | 第45-46页 |
3.9 本章小结 | 第46-47页 |
第4章 FPGA的数字逻辑设计 | 第47-65页 |
4.1 FPGA简介 | 第47-48页 |
4.1.1 FPGA的结构 | 第47页 |
4.1.2 FPGA的设计流程 | 第47-48页 |
4.2 锁相环模块 | 第48-50页 |
4.3 信号调理模块 | 第50-53页 |
4.3.1 AD8250控制模块 | 第50-51页 |
4.3.2 ADS7945控制模块 | 第51-53页 |
4.4 FIR滤波模块 | 第53-55页 |
4.4.1 Parks-McClellan算法 | 第53-54页 |
4.4.2 FIR的技术指标及参数求解 | 第54-55页 |
4.5 FIFO模块 | 第55-56页 |
4.6 数据缓存模块 | 第56-60页 |
4.6.1 芯片初始化 | 第57-58页 |
4.6.2 SDRAM的控制指令 | 第58页 |
4.6.3 SDRAM的读操作 | 第58-59页 |
4.6.4 SDRAM的写操作 | 第59页 |
4.6.5 SDRAM数字模块 | 第59-60页 |
4.7 PCI控制模块 | 第60-62页 |
4.8 其它模块 | 第62-63页 |
4.8.1 采样率控制模块 | 第62-63页 |
4.8.2 电平触发模块 | 第63页 |
4.9 本章小结 | 第63-65页 |
第5章 驱动与图形界面的设计 | 第65-71页 |
5.1 数据采集卡驱动程序的设计 | 第65-68页 |
5.1.1 API库函数 | 第65-67页 |
5.1.2 Visual Studio简介及驱动程序设计 | 第67-68页 |
5.2 图形界面的设计 | 第68-69页 |
5.3 本章小结 | 第69-71页 |
第6章 数据采集卡的测试及误差分析 | 第71-75页 |
6.1 数据采集卡的测试 | 第71-72页 |
6.1.1 数据采集卡的功能测试 | 第71-72页 |
6.1.2 数据采集卡的性能测试 | 第72页 |
6.2 数据采集卡的误差分析 | 第72-74页 |
6.3 本章小结 | 第74-75页 |
第7章 总结 | 第75-77页 |
参考文献 | 第77-81页 |
致谢 | 第81页 |