分布式试飞测试总线系统的硬件设计与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-12页 |
| 1 绪论 | 第12-17页 |
| ·试飞测试系统国内外研究现状 | 第13-15页 |
| ·分布式实时系统研究现状 | 第13页 |
| ·现场总线技术的研究现状 | 第13-14页 |
| ·时钟同步技术的研究现状 | 第14-15页 |
| ·课题来源、研究内容和意义 | 第15-16页 |
| ·课题来源 | 第15页 |
| ·研究内容和设计目标 | 第15页 |
| ·研究意义 | 第15-16页 |
| ·本文结构 | 第16-17页 |
| 2 分布式试飞测试总线系统技术简介 | 第17-25页 |
| ·分布式系统 | 第17-20页 |
| ·分布式系统概述 | 第17页 |
| ·分布式系统的结构/分类 | 第17-19页 |
| ·分布式系统的特征 | 第19-20页 |
| ·总线技术 | 第20-21页 |
| ·总线的基本概念 | 第20页 |
| ·总线操作 | 第20-21页 |
| ·现场总线 | 第21页 |
| ·时钟同步 | 第21-22页 |
| ·网络时间协议NTP | 第21页 |
| ·简单网络时间协议SNTP | 第21-22页 |
| ·IEEE1588 标准 | 第22页 |
| ·FPGA 技术在试飞系统中的应用 | 第22-25页 |
| ·FPGA/SOPC | 第22-23页 |
| ·NiosⅡ嵌入式处理器 | 第23页 |
| ·Avalon 总线 | 第23页 |
| ·IP 核和自定义逻辑 | 第23-25页 |
| 3 分布式试飞测试总线系统硬件设计 | 第25-51页 |
| ·分布式试飞测试总线系统分析与设计 | 第25-28页 |
| ·分布式试飞测试总线系统概述 | 第25页 |
| ·分布式试飞测试总线系统模型 | 第25-26页 |
| ·分布式试飞测试总线系统体系结构 | 第26-27页 |
| ·分布式采集单元 | 第27-28页 |
| ·系统控制板卡 | 第28-39页 |
| ·系统控制板卡方案与选型设计 | 第28-29页 |
| ·系统控制板卡硬件电路设计 | 第29-39页 |
| ·功能模拟板卡 | 第39-48页 |
| ·功能模拟板卡方案与选型设计 | 第39-40页 |
| ·功能模拟板卡硬件电路设计 | 第40-48页 |
| ·内总线底板 | 第48-50页 |
| ·本章小结 | 第50-51页 |
| 4 分布式试飞测试总线系统的总线设计 | 第51-64页 |
| ·总线拓扑结构 | 第51页 |
| ·内总线 | 第51-57页 |
| ·内总线设计要求 | 第51-52页 |
| ·内总线指令格式定义 | 第52-53页 |
| ·内总线信号端口定义 | 第53-54页 |
| ·内总线工作原理 | 第54-55页 |
| ·内总线工作时序 | 第55-57页 |
| ·外总线 | 第57-63页 |
| ·外总线设计要求 | 第57-58页 |
| ·外总线网络体系结构 | 第58-59页 |
| ·以太网控制器DM9000A 驱动 | 第59-63页 |
| ·本章小结 | 第63-64页 |
| 5 分布式试飞测试总线系统各板卡功能设计 | 第64-84页 |
| ·系统控制板卡功能设计 | 第64-71页 |
| ·系统控制板卡功能体系结构 | 第64-65页 |
| ·系统控制板卡工作流程 | 第65-67页 |
| ·系统控制板卡系统配置信息定义 | 第67-68页 |
| ·自定义内总线逻辑设计 | 第68-69页 |
| ·外总线功能设计 | 第69-71页 |
| ·PCM 板卡功能设计 | 第71-75页 |
| ·PCM 板卡功能体系结构 | 第71-72页 |
| ·PCM 板卡功能配置信息定义 | 第72页 |
| ·PCM 板卡工作流程 | 第72-73页 |
| ·PCM 板卡各功能模块设计 | 第73-75页 |
| ·AD 板卡功能设计 | 第75-79页 |
| ·AD 板卡功能体系结构 | 第76页 |
| ·AD 板卡功能配置信息定义 | 第76-77页 |
| ·AD 板卡工作流程 | 第77-78页 |
| ·AD 板卡各功能模块设计 | 第78-79页 |
| ·采集单元的同步 | 第79-82页 |
| ·试飞系统的时间定义 | 第79页 |
| ·IEEE1588 标准同步原理 | 第79-81页 |
| ·IEEE1588 标准的精简与同步的实现 | 第81-82页 |
| ·本章小结 | 第82-84页 |
| 6 系统功能实现与验证 | 第84-96页 |
| ·系统的验证平台的搭建 | 第84-88页 |
| ·系统控制板卡的SOPC 构架 | 第85-86页 |
| ·PCM 板卡的FPGA 构架 | 第86-87页 |
| ·AD 板卡的FPGA 构架 | 第87-88页 |
| ·系统性能测试与分析 | 第88-95页 |
| ·内总线性能测试与分析 | 第88-89页 |
| ·外总线性能测试与分析 | 第89-92页 |
| ·时钟同步性能测试与分析 | 第92-93页 |
| ·PCM 性能测试与分析 | 第93-94页 |
| ·AD 性能测试与分析 | 第94-95页 |
| ·本章小结 | 第95-96页 |
| 7 总结与展望 | 第96-98页 |
| 致谢 | 第98-99页 |
| 参考文献 | 第99-101页 |
| 附录 | 第101-103页 |