基于ISP技术的高速数据采集模块的研制
第1章 引言 | 第1-16页 |
·课题研究的背景及意义 | 第8-9页 |
·数据采集系统的概述及发展现状 | 第9-14页 |
·数据采集系统的基本概述 | 第9-13页 |
·数据采集系统的发展及现状 | 第13-14页 |
·论文组织及章节安排 | 第14-16页 |
第2章 系统总体设计方案 | 第16-22页 |
·系统总体方案 | 第16-17页 |
·系统的初步设计 | 第17-22页 |
·采集系统与PC机接口方式 | 第17-18页 |
·高速数据采集方案 | 第18-22页 |
第3章 数据采集模块的研制 | 第22-40页 |
·系统整体结构介绍 | 第22页 |
·系统的硬件结构 | 第22-36页 |
·单片机及其控制设计 | 第24-25页 |
·ADC电路设计 | 第25-34页 |
·数据的存入和读出技术 | 第34-36页 |
·通讯接口的设计 | 第36-40页 |
·RS232串口通信标准 | 第36页 |
·RS232收发芯片MAX202 | 第36-37页 |
·串行接口硬件电路设计 | 第37-38页 |
·波特率设置 | 第38-40页 |
第4章 在系统可编程ISP技术的应用 | 第40-53页 |
·可编程逻辑器件的发展概况 | 第40-41页 |
·CPLD的在系统可编程ISP技术 | 第41-46页 |
·IspLSI2K芯片介绍 | 第42-45页 |
·LATTICE公司的ispLEVER的使用过程 | 第45-46页 |
·硬件描述语言VHDL | 第46-48页 |
·VHDL程序的基本结构 | 第46-48页 |
·ispLSI2032器件内部功能的VHDL实现 | 第48-53页 |
·ispLSI2032器件内部功能的介绍 | 第48页 |
·ispLSI2032器件内部功能的实现 | 第48-53页 |
第5章 基于ISP技术的数据采集模块的软件设计 | 第53-68页 |
·固件(Firmware) | 第53-58页 |
·AT89C51资源 | 第53-55页 |
·固件 | 第55-58页 |
·上位机串口通信程序设计 | 第58-68页 |
·C++Builder基础 | 第58-59页 |
·Windows API串口通信程序设计 | 第59-62页 |
·串口通信界面程序设计 | 第62-68页 |
第6章 系统的抗干扰及误差分析 | 第68-74页 |
·抗干扰技术 | 第68-71页 |
·PCB抗干扰设计 | 第68-70页 |
·数据处理 | 第70-71页 |
·本系统的误差分析 | 第71-74页 |
结束语 | 第74-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-80页 |
附录1 | 第80-81页 |
附录2 | 第81-83页 |
发表论文和参与项目 | 第83页 |