| 摘要 | 第1-6页 |
| ABSTRACT | 第6-7页 |
| 第一章 绪论 | 第7-10页 |
| ·课题研究的背景及意义 | 第7页 |
| ·国内外发展动态 | 第7-9页 |
| ·课题来源及研究的主要内容 | 第9-10页 |
| 第二章 测试系统的总体方案设计 | 第10-17页 |
| ·设计目标与需求分析 | 第10页 |
| ·测试系统的总体设计方案 | 第10-13页 |
| ·测试系统总体结构 | 第10-12页 |
| ·测试系统总线结构 | 第12页 |
| ·测试系统工作原理 | 第12-13页 |
| ·高精度数据采集卡的总体方案设计 | 第13-17页 |
| ·高精度数据采集卡设计指标要求 | 第13-14页 |
| ·高精度数据采集卡总体方案设计 | 第14-17页 |
| 第三章 高精度数据采集技术 | 第17-33页 |
| ·高精度数据采集调零与标定技术 | 第17-26页 |
| ·通道调零、标定及测试模型的建立 | 第17-24页 |
| ·模型实施方法 | 第24-26页 |
| ·A/D转换的误差分析 | 第26-33页 |
| ·ADC转换原理 | 第26-27页 |
| ·A/D转换器的量化误差 | 第27页 |
| ·过采样对A/D转换器量化噪声的影响 | 第27-28页 |
| ·噪声成形技术及其对量化噪声的影响 | 第28-29页 |
| ·∑-Δ型A/D转换器 | 第29-30页 |
| ·Σ-ΔADC CS5397在高精度数据采集中的应用 | 第30-33页 |
| 第四章 高精度数据采集硬件设计 | 第33-43页 |
| ·高精度数据采集卡前端电路设计 | 第33-34页 |
| ·ADC电路设计 | 第34-40页 |
| ·ADC状态控制电路设计 | 第34-37页 |
| ·ADC与DSP串行数据接口电路设计 | 第37-40页 |
| ·总线接口电路设计 | 第40-41页 |
| ·ISP器件编程的硬件电路设计 | 第41-43页 |
| ·ISP器件编程的硬件接口电路设计 | 第41-42页 |
| ·ISP电路设计中寄存器资源不足问题的解决方法 | 第42-43页 |
| 第五章 高精度数据采集软件设计 | 第43-48页 |
| ·测试系统软件设计 | 第43-44页 |
| ·高精度数据采集卡总线通信软件设计 | 第44-45页 |
| ·高精度数据采集卡数据采集软件设计 | 第45-48页 |
| 第六章 系统标定与精度测试 | 第48-55页 |
| ·高精度数据采集卡通道标定 | 第48-50页 |
| ·高精度数据采集卡精度测试 | 第50-55页 |
| 第七章 抗干扰技术与可靠性设计 | 第55-60页 |
| ·硬件抗干扰技术 | 第55-56页 |
| ·软件抗干扰技术 | 第56-57页 |
| ·系统可靠性设计 | 第57-60页 |
| 第八章 结论与展望 | 第60-61页 |
| 致谢 | 第61-62页 |
| 参考文献 | 第62-63页 |