摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·数字电路后端验证发展 | 第7-9页 |
·数字电路后端的流程 | 第7-8页 |
·后端中形式验证与静态时序分析的比较 | 第8-9页 |
·形式验证介绍 | 第9-12页 |
·定理证明 | 第10页 |
·模型检查 | 第10页 |
·等价性检查 | 第10-12页 |
·本章小结 | 第12-13页 |
第二章 等价性检查的理论研究 | 第13-23页 |
·等价性检查的方法 | 第13-15页 |
·组合电路的等价性检查方法 | 第13-14页 |
·时序电路的等价性验证方法 | 第14-15页 |
·等价性验证的算法 | 第15-21页 |
·算法介绍 | 第15-17页 |
·割集生成算法 | 第17-18页 |
·依赖性处理 | 第18-20页 |
·BDD的量化算法 | 第20-21页 |
·本章小结 | 第21-23页 |
第三章 machphy_dl通信模块加速器的简介 | 第23-27页 |
·模块介绍 | 第23-24页 |
·关于macphy_dl数据和控制流程的系统顶层描述 | 第24-25页 |
·Macphy_dl的顶层模块描述 | 第25-27页 |
第四章 对macphy_dl模块的等价性验证 | 第27-65页 |
·macphy_dl模块的等价性检查原理 | 第27-38页 |
·加速器模块的状态机比较 | 第27-28页 |
·加速器模块中的匹配 | 第28-29页 |
·加速器模块中的gat文件 | 第29页 |
·加速器模块的黑盒子(blackbox)效应 | 第29-32页 |
·加速器模块等价性检查约束 | 第32-34页 |
·加速器模块验证调试工具faultfinder的用法 | 第34-35页 |
·加速器模块验证报告的理解 | 第35-37页 |
·加速器模块验证中不匹配与不支持信息 | 第37页 |
·加速器模块中等价性验证中的比较 | 第37-38页 |
·macphy_dl模块的等价性检查流程 | 第38-51页 |
·准备过程(prepare) | 第42-44页 |
·抽取过程(extract/extract_revised) | 第44页 |
·编译过程(compile/compile_revised) | 第44-47页 |
·等价性比较过程(run) | 第47-51页 |
·模块验证不等价问题处理 | 第51-63页 |
·信号连接错误产生的不等价 | 第51-54页 |
·时钟门(clock gating)引起的不匹配 | 第54-57页 |
·无驱动(undriven)引起的不等价 | 第57-59页 |
·不匹配(no matched pin)引起的不等价 | 第59-61页 |
·扫描链(scan)对比较结果的影响 | 第61-63页 |
·小结 | 第63-65页 |
第五章 结论 | 第65-67页 |
·意义 | 第65页 |
·成果 | 第65-66页 |
·有待探索的问题 | 第66-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-71页 |
科研成果 | 第71页 |