| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 绪论 | 第9-17页 |
| ·课题研究背景及意义 | 第9页 |
| ·总线的发展状况 | 第9-12页 |
| ·LVDS技术及环网总线介绍 | 第12-15页 |
| ·LVDS技术简介 | 第12-14页 |
| ·环网总线简介 | 第14-15页 |
| ·论文的内容和主要工作 | 第15-17页 |
| 第二章 基于LVDS的环网总线传输协议 | 第17-26页 |
| ·LVDS环网总线协议设计及实现 | 第17-24页 |
| ·LVDS环网总线结构 | 第17-19页 |
| ·LVDS环网总线协议 | 第19-23页 |
| ·逻辑环的维护 | 第23-24页 |
| ·总线协议分析 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第三章 总线在雷达信号处理器测试台中高速数据传输逻辑实现 | 第26-50页 |
| ·总线在雷达信号处理器的应用现状 | 第27-28页 |
| ·现有总线技术应用背景 | 第28-29页 |
| ·总线系统结构组成 | 第29-35页 |
| ·总线完成功能 | 第35-36页 |
| ·逻辑设计 | 第36-49页 |
| ·数据传输方法分析及总线命令 | 第37-45页 |
| ·FPGA内部集成高速缓存技术 | 第45-47页 |
| ·FPGA时钟模块设计及逻辑控制 | 第47-49页 |
| ·本章小结 | 第49-50页 |
| 第四章 总线在雷达信号处理器测试台中的应用 | 第50-73页 |
| ·背板硬件电路设计 | 第50-58页 |
| ·电路设计 | 第50-55页 |
| ·连接器的选取 | 第55-56页 |
| ·电源设计 | 第56-58页 |
| ·抗干扰措施 | 第58-61页 |
| ·走线设计 | 第58-60页 |
| ·PCB布线规则 | 第60-61页 |
| ·去耦电容的布置和选择 | 第61页 |
| ·信号消抖 | 第61页 |
| ·通信逻辑时序 | 第61-72页 |
| ·遗留问题及讨论 | 第72页 |
| ·本章小结 | 第72-73页 |
| 结论 | 第73-75页 |
| 一、研究总结 | 第73页 |
| 二、工作展望 | 第73-75页 |
| 附录一 | 第75-76页 |
| 参考文献 | 第76-79页 |
| 攻读硕士期间发表的论文及所取的研究成果 | 第79-80页 |
| 致谢 | 第80页 |