摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
1 绪论 | 第7-10页 |
·课题研究意义 | 第7-8页 |
·国内外研究现状 | 第8-9页 |
·本文的主要工作及结构安排 | 第9-10页 |
2 FIR 数字滤波器 | 第10-16页 |
·数字滤波器简述 | 第10页 |
·FIR 数字滤波器的结构 | 第10-11页 |
·线性相位 FIR 数字滤波器的结构 | 第11-12页 |
·FIR 数字滤波器的设计方法 | 第12-14页 |
·FIR 数字滤波器设计步骤 | 第14-15页 |
·本章小结 | 第15-16页 |
3 FPGA 设计方法与流程 | 第16-21页 |
·FPGA 及 SOPC 技术简述 | 第16页 |
·NIOS Ⅱ 嵌入式处理器 | 第16-18页 |
·FPGA/CPLD 设计开发流程 | 第18-20页 |
·本章小结 | 第20-21页 |
4 FPGA 开发板设计 | 第21-32页 |
·概述 | 第21页 |
·FPGA 开发板的基本配置 | 第21页 |
·开发板系统的设计 | 第21-22页 |
·电路设计 | 第22-23页 |
·电路板调试 | 第23-32页 |
·LED 调试程序 | 第23-25页 |
·开关、按键、数码管调试程序 | 第25-26页 |
·RS-232 串口调试程序 | 第26-29页 |
·数模转换器调试程序 | 第29-32页 |
5 NIOS Ⅱ系统加载及软件开发 | 第32-42页 |
·概述 | 第32页 |
·SOPC Builder 开发工具 | 第32-33页 |
·在 SOPC Builder 环境下配置与下载系统 | 第33-35页 |
·在 QUARTUS Ⅱ 环境下编译与下载系统 | 第35-36页 |
·NIOS Ⅱ 集成开发环境(IDE) 下软件的开发 | 第36-39页 |
·NIOS Ⅱ下液晶和 SRAM 测试程序 | 第39-41页 |
·本章小结 | 第41-42页 |
6 FIR 滤波器实现 | 第42-53页 |
·FIR 滤波器要求 | 第42页 |
·设计思想 | 第42-43页 |
·FIR 滤波器仿真研究 | 第43-46页 |
·FIR 滤波器设计 | 第46-51页 |
·FIR 滤波器的总体结构 | 第46-47页 |
·查找表结构的实现 | 第47-51页 |
·实验验证 | 第51-52页 |
·小结 | 第52-53页 |
7 总结与展望 | 第53-55页 |
·总结 | 第53页 |
·展望 | 第53-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-58页 |
在攻读硕士学位期间发表的论文 | 第58页 |