高性能嵌入式同步SRAM的研究与设计
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
引言 | 第5-9页 |
第一章 存储单元的分析和讨论 | 第9-16页 |
·存储单元概述 | 第9-10页 |
·六管SRAM存储单元工作原理 | 第10-11页 |
·六管SRAM存储单元噪声容限分析 | 第11-14页 |
·SRAM的性能指标 | 第14-16页 |
第二章 静态随机存储器的架构 | 第16-21页 |
·静态随机存储器的基本架构 | 第16-17页 |
·编辑技术 | 第17-18页 |
·存储阵列的确定 | 第18页 |
·存储阵列的版图设计 | 第18-21页 |
第三章 译码电路 | 第21-24页 |
·译码电路概述 | 第21-22页 |
·行译码器 | 第22-23页 |
·多路选择器 | 第23-24页 |
第四章 输入输出模块设计 | 第24-32页 |
·灵敏放大器设计 | 第24-28页 |
·预充电电路设计 | 第28-29页 |
·输出锁存电路设计 | 第29-30页 |
·写入时序电路设计 | 第30-32页 |
第五章 静态随机存储器的版图设计和后仿真 | 第32-44页 |
·本论文静态随机存储器的基本介绍 | 第32-33页 |
·工艺特性的研究和仿真 | 第33-36页 |
·用于仿真的存储器版图以及寄生参数的提取 | 第36-39页 |
·存储器的电路仿真 | 第39-44页 |
第六章 总结与展望 | 第44-46页 |
·总结 | 第44-45页 |
·今后工作展望 | 第45-46页 |
参考文献 | 第46-48页 |
致谢 | 第48-49页 |