摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-13页 |
1.1 课题背景、目的及意义 | 第9页 |
1.2 国内外研究现状 | 第9-11页 |
1.2.1 国外相关技术发展状况 | 第9-10页 |
1.2.2 国内相关技术发展状况 | 第10-11页 |
1.3 课题主要研究内容 | 第11页 |
1.4 本文结构 | 第11-13页 |
第2章 总体方案 | 第13-16页 |
2.1 功能要求及技术指标 | 第13-14页 |
2.2 总体设计方案 | 第14-15页 |
2.3 本章小结 | 第15-16页 |
第3章 硬件设计 | 第16-48页 |
3.1 端子功能可配置设计 | 第16-17页 |
3.2 多种通讯类型功能设计 | 第17-36页 |
3.2.1 RS422/RS232 总线通讯单元设计 | 第18-19页 |
3.2.2 RS485 总线通讯单元设计 | 第19-23页 |
3.2.3 ARINC429 总线通讯单元设计 | 第23-30页 |
3.2.4 CAN总线通讯设计 | 第30-31页 |
3.2.5 MIL-STD-1553B总线通讯单元设计 | 第31-36页 |
3.3 大容量数据存储单元设计 | 第36-44页 |
3.3.1 数据存储电路设计 | 第36-37页 |
3.3.2 DDR2 SDRAM的IP核配置 | 第37-38页 |
3.3.3 数据存储逻辑设计 | 第38-44页 |
3.4 主处理选择及配置 | 第44-46页 |
3.5 总线接口选择及配置 | 第46-47页 |
3.6 FPGA类型选择 | 第47页 |
3.7 本章小结 | 第47-48页 |
第4章 软件设计 | 第48-56页 |
4.1 DSP固化软件设计 | 第48-53页 |
4.2 驱动函数设计 | 第53页 |
4.3 上位机软面板设计 | 第53-55页 |
4.4 本章小结 | 第55-56页 |
第5章 测试验证 | 第56-66页 |
5.1 测试环境搭建 | 第56-58页 |
5.1.1 测试方案 | 第56-58页 |
5.1.2 测试设备 | 第58页 |
5.2 测试内容 | 第58-64页 |
5.2.1 数据存储测试 | 第58-59页 |
5.2.2 通讯功能测试 | 第59-64页 |
5.2.3 测试结果分析 | 第64页 |
5.3 本章小结 | 第64-66页 |
结论 | 第66-67页 |
参考文献 | 第67-70页 |
附录 | 第70-71页 |
攻读硕士学位期间发表的论文及其它成果 | 第71-73页 |
致谢 | 第73页 |