基于CPLD的VFD显示控制
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第1章 绪论 | 第7-15页 |
| 1.1 显示器件的发展 | 第7-9页 |
| 1.2 可编程逻辑器件的发展及比较 | 第9-11页 |
| 1.3 硬件描述语言和 EDA 软件的发展 | 第11-13页 |
| 1.4 本论文主要研究内容及结构安排 | 第13-15页 |
| 第2章 MAX II 的架构 | 第15-22页 |
| 2.1 逻辑阵列块 | 第15-19页 |
| 2.2 用户 FLASH 结构 | 第19-21页 |
| 2.3 本章小结 | 第21-22页 |
| 第3章 显示程序的整体设计 | 第22-33页 |
| 3.1 显示系统的基本组成结构 | 第22-24页 |
| 3.2 全局复位程序 | 第24-25页 |
| 3.3 系统时钟树 | 第25-30页 |
| 3.3.1 串口时序 | 第25-27页 |
| 3.3.2 用户 FLASH 的时序 | 第27-28页 |
| 3.3.3 系统启动和停止时序 | 第28-30页 |
| 3.4 显示页面的切换 | 第30-32页 |
| 3.5 本章小结 | 第32-33页 |
| 第4章 电路模块的设计 | 第33-52页 |
| 4.1 旋转编码器译码处理 | 第33-39页 |
| 4.2 显示数据处理 | 第39-43页 |
| 4.3 进制转换 | 第43-46页 |
| 4.4 CPLD 间数据传送 | 第46-49页 |
| 4.5 告警处理 | 第49-51页 |
| 4.6 本章小结 | 第51-52页 |
| 结论 | 第52-53页 |
| 参考文献 | 第53-57页 |
| 致谢 | 第57页 |