摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 项目背景及研究意义 | 第9-12页 |
1.1.1 移动通信的发展历程综述 | 第9-10页 |
1.1.2 SDR技术与FPGA的发展 | 第10-11页 |
1.1.3 项目研究的条件与意义 | 第11-12页 |
1.2 论文工作内容及篇章结构 | 第12-13页 |
第二章 LTE物理层下行链路系统综述与概要设计 | 第13-31页 |
2.1 LTE物理层协议简述 | 第13-17页 |
2.1.1 LTE帧结构 | 第13-15页 |
2.1.2 LTE时隙结构 | 第15-16页 |
2.1.3 物理层下行链路处理流程 | 第16-17页 |
2.2 基于FPGA的开发环境、平台及开发流程概述 | 第17-22页 |
2.2.1 开发环境概述 | 第17-19页 |
2.2.2 开发平台概述 | 第19-20页 |
2.2.3 开发流程概述 | 第20-22页 |
2.3 LTE下行链路系统总体设计 | 第22-26页 |
2.3.1 LTE下行链路协议处理子系统设计 | 第23-25页 |
2.3.2 下行链路控制系统的设计 | 第25-26页 |
2.3.3 射频子系统的设计 | 第26页 |
2.4 链路系统集成 | 第26-29页 |
2.4.1 时钟系统 | 第27-28页 |
2.4.2 系统集成流程 | 第28-29页 |
2.5 本章小结 | 第29-31页 |
第三章 LTE物理层下行链路系统详细设计 | 第31-61页 |
3.1 基于FPGA的协议处理子系统的设计 | 第31-50页 |
3.1.1 信道编码模块的设计 | 第31-35页 |
3.1.2 扰码与调制模块的设计 | 第35-38页 |
3.1.3 资源映射模块设计 | 第38-48页 |
3.1.4 IFFT和CP插入模块的设计 | 第48-50页 |
3.2 下行链路控制系统的设计 | 第50-55页 |
3.2.1 基于Microblaze的SoC系统设计 | 第51页 |
3.2.2 总线桥单元axi_to_lte_bridge的设计 | 第51-53页 |
3.2.3 控制系统fireware程序设计 | 第53-55页 |
3.3 射频子系统的详细设计 | 第55-59页 |
3.3.1 射频子板的工作原理 | 第55-58页 |
3.3.2 射频子板驱动设计及API接口 | 第58-59页 |
3.4 本章小结 | 第59-61页 |
第四章 系统仿真与测试验证 | 第61-79页 |
4.1 基带协议处理子系统的测试验证 | 第61-70页 |
4.1.1 信道编码模块的仿真与测试 | 第61-64页 |
4.1.2 调制与扰码模块的仿真与测试 | 第64-67页 |
4.1.3 资源映射模块的仿真与测试 | 第67-69页 |
4.1.4 FFT模块仿真与测试 | 第69-70页 |
4.2 总线桥axi_to_lte_bridge的仿真测试 | 第70-74页 |
4.3 射频子板接口测试 | 第74-75页 |
4.4 下行链路系统OTA测试 | 第75-78页 |
4.5 本章小结 | 第78-79页 |
第五章 结束语 | 第79-81页 |
5.1 论文工作总结 | 第79页 |
5.2 进一步的研究工作 | 第79-81页 |
参考文献 | 第81-83页 |
致谢 | 第83-84页 |
攻读学位期间发表的学术论文 | 第84页 |