多通道绝缘耐压测试仪控制系统的设计研究
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第6-11页 |
1.1 研究背景及意义 | 第6-7页 |
1.2 国内外研究现状和发展趋势 | 第7-8页 |
1.3 课题来源、论文主要研究内容 | 第8-9页 |
1.4 论文组织架构 | 第9-10页 |
1.5 本章小结 | 第10-11页 |
第二章 系统总体架构分析和设计 | 第11-23页 |
2.1 设计要求 | 第11-12页 |
2.2 整体架构分析和设计 | 第12-14页 |
2.2.1 系统分析 | 第12-13页 |
2.2.2 系统整体架构设计 | 第13-14页 |
2.3 主要模块的说明 | 第14-22页 |
2.3.1 处理器的选型 | 第14-17页 |
2.3.2 高压电源模块说明 | 第17-18页 |
2.3.3 高压电源模块的选型 | 第18-19页 |
2.3.4 通信模块 | 第19-20页 |
2.3.5 下位机系统分析 | 第20-21页 |
2.3.6 上位机系统分析 | 第21-22页 |
2.4 本章小结 | 第22-23页 |
第三章 系统的硬件电路设计与实现 | 第23-38页 |
3.1 硬件电路设计框图 | 第23-24页 |
3.2 控制器电源供电部分 | 第24-28页 |
3.2.1 电源拓扑关系分析 | 第24-25页 |
3.2.2 电源设计部分 | 第25-28页 |
3.3 最小核心系统的设计 | 第28-29页 |
3.4 通信电路设计 | 第29-31页 |
3.4.1 上位机通信电路设计 | 第29-30页 |
3.4.2 RS232通信模块 | 第30-31页 |
3.5 高多通道扫描模块电路设计 | 第31-34页 |
3.5.1 高压多通道结构原理 | 第31-32页 |
3.5.2 高压多通道原理图 | 第32-33页 |
3.5.3 通道扫描驱动电路设计 | 第33-34页 |
3.6 故障存储电路 | 第34-35页 |
3.7 原理图和电路板设计 | 第35-37页 |
3.7.1 原理图设计 | 第35页 |
3.7.2 电路板设计与展示 | 第35-37页 |
3.8 本章小结 | 第37-38页 |
第四章 系统下位机控制软件设计 | 第38-45页 |
4.1 UCOS-II系统移植 | 第38-39页 |
4.1.1 μC/OS-II移植概述 | 第38-39页 |
4.1.2 μC/OS-II移植的步骤 | 第39页 |
4.2 程序设计框架 | 第39-40页 |
4.3 下位机程序设计 | 第40-44页 |
4.3.1 下位机程序控制流程图 | 第40-41页 |
4.3.2 上下位机通信协议 | 第41页 |
4.3.3 通信部分程序设计 | 第41-42页 |
4.3.4 故障存储设计 | 第42-44页 |
4.4 本章小结 | 第44-45页 |
第五章 整机调试 | 第45-52页 |
5.1 仪器检测过程 | 第45-46页 |
5.2 人机界面操作 | 第46-49页 |
5.2.1 登陆界面 | 第46页 |
5.2.2 控制显示界面 | 第46-47页 |
5.2.3 配置界面 | 第47页 |
5.2.4 测试数据查询 | 第47-49页 |
5.3 上下位机交互流程 | 第49页 |
5.4 整机测试 | 第49-50页 |
5.5 效果展示 | 第50-51页 |
5.6 本章小结 | 第51-52页 |
第六章 总结与展望 | 第52-55页 |
6.1 论文总结 | 第52-53页 |
6.2 论文展望 | 第53-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-58页 |