自动电流切换控制锁相环电路的设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-10页 |
| ·课题的研究背景 | 第7页 |
| ·国内外研究现状 | 第7-9页 |
| ·论文内容和安排 | 第9-10页 |
| 第二章 锁相环锁相环系统级综述 | 第10-20页 |
| ·PLL线性模型 | 第10-13页 |
| ·电荷泵锁相环 | 第13-17页 |
| ·鉴频鉴相器(PFD)和电荷泵(CP) | 第14-15页 |
| ·压控振荡器(VCO)和分频器(DIV) | 第15-16页 |
| ·低通滤波器 | 第16-17页 |
| ·相位噪声 | 第17-18页 |
| ·本章小结 | 第18-20页 |
| 第三章 锁相环核心模块分析 | 第20-39页 |
| ·高速、低功耗鉴频鉴相器 | 第20-26页 |
| ·鉴相器和鉴频鉴相器原理 | 第20-22页 |
| ·死区和盲区 | 第22-23页 |
| ·具有最小盲区、高速的PFD设计 | 第23-26页 |
| ·电荷泵 | 第26-34页 |
| ·电荷泵原理 | 第26-30页 |
| ·噪声性能 | 第30页 |
| ·电荷泵结构 | 第30-34页 |
| ·低噪声压控振荡器 | 第34-38页 |
| ·压控振荡器原理 | 第34-35页 |
| ·环形压控振荡器的振荡频率 | 第35-36页 |
| ·VCO的相位噪声 | 第36-38页 |
| ·本章小结 | 第38-39页 |
| 第四章 CP-PLL电路设计与仿真 | 第39-63页 |
| ·系统级设计 | 第39-42页 |
| ·锁相环模块设计 | 第42-48页 |
| ·改进型具有最小盲区、高速PFD电路设计 | 第42-44页 |
| ·电荷泵电路的设计 | 第44-45页 |
| ·带CP的电流模式滤波器设计 | 第45-46页 |
| ·电流饥饿型振荡器设计 | 第46-48页 |
| ·宽电源、快速起振、高稳定性的晶振电路设计 | 第48-53页 |
| ·典型皮尔斯(Pierce)晶振电路 | 第49-50页 |
| ·改进电路结构和原理 | 第50-53页 |
| ·仿真结果与分析 | 第53-62页 |
| ·电荷泵(CP)的仿真 | 第55-56页 |
| ·压控振荡器的仿真 | 第56-58页 |
| ·参考时钟仿真 | 第58-59页 |
| ·CP-PLL系统整体仿真 | 第59-61页 |
| ·整体仿真电学特性 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 第五章 版图设计和芯片测试 | 第63-70页 |
| ·版图设计流程 | 第63-66页 |
| ·版图设计要注意的问题 | 第63-65页 |
| ·版图验证 | 第65页 |
| ·整体版图 | 第65-66页 |
| ·封装芯片测试 | 第66-69页 |
| ·晶振、PLL频率测试 | 第66-67页 |
| ·晶振起振和PLL锁定状态在高低温测试 | 第67页 |
| ·建立时间测试 | 第67-68页 |
| ·测量相位噪声 | 第68-69页 |
| ·本章小结 | 第69-70页 |
| 第六章 结论和展望 | 第70-71页 |
| 参考文献 | 第71-74页 |
| 申请学位期间的研究成果及发表的学术论 | 第74-75页 |
| 致谢 | 第75页 |