低功耗频率合成器的关键技术研究
摘要 | 第1-6页 |
Abstract | 第6-8页 |
目录 | 第8-11页 |
插图目录 | 第11-14页 |
表格目录 | 第14-15页 |
第1章 绪论 | 第15-21页 |
·研究背景 | 第15-17页 |
·研究现状 | 第17-18页 |
·本文贡献 | 第18-19页 |
·内容安排 | 第19-21页 |
第2章 频率合成器概述 | 第21-35页 |
·基本概念 | 第21-26页 |
·频率范围和精度 | 第21-22页 |
·相位噪声和时钟抖动 | 第22-26页 |
·锁定时间 | 第26页 |
·功耗 | 第26页 |
·实现结构 | 第26-30页 |
·整数频率合成器 | 第27-28页 |
·小数频率合成器 | 第28-29页 |
·全数字锁相环 | 第29-30页 |
·相位模型 | 第30-32页 |
·环路特性 | 第32-34页 |
·本章小结 | 第34-35页 |
第3章 低功耗低相位噪声VCO | 第35-63页 |
·VCO相位噪声 | 第35-44页 |
·热噪声影响 | 第35-37页 |
·闪烁噪声影响 | 第37-39页 |
·相位噪声降低技术 | 第39-44页 |
·低相位噪声分析和设计 | 第44-51页 |
·闪烁噪声抑制设计 | 第44-45页 |
·关键参数优化设计 | 第45-49页 |
·相位噪声仿真比较 | 第49-51页 |
·低功耗分析和设计 | 第51-54页 |
·其他指标设计 | 第54-57页 |
·起振条件 | 第54-56页 |
·振荡频率 | 第56-57页 |
·频率调谐 | 第57页 |
·测试结果 | 第57-60页 |
·本章小结 | 第60-63页 |
第4章 低功耗两点调制器 | 第63-101页 |
·频率调制方案 | 第63-67页 |
·VCO直接调制 | 第63-64页 |
·锁相环闭环调制 | 第64-65页 |
·锁相环开环调制 | 第65页 |
·两点调制 | 第65-67页 |
·综合比较 | 第67页 |
·两点调制误差 | 第67-71页 |
·误差来源分析 | 第68-69页 |
·减小误差技术 | 第69-71页 |
·低功耗两点调制器设计 | 第71-95页 |
·设计指标和整体结构 | 第71-72页 |
·降低调制增益失配的VCO设计 | 第72-80页 |
·Delta-Sigma调制器设计 | 第80-91页 |
·其他模块设计 | 第91-95页 |
·测试结果 | 第95-99页 |
·本章小结 | 第99-101页 |
第5章 低功耗宽带ADPLL | 第101-131页 |
·ADPLL概述 | 第101-110页 |
·数字射频技术 | 第101-104页 |
·窄带ADPLL | 第104-109页 |
·宽带ADPLL | 第109-110页 |
·低功耗宽带ADPLL整体设计 | 第110-113页 |
·设计指标 | 第110-111页 |
·整体结构 | 第111-113页 |
·宽频率范围DCO设计 | 第113-116页 |
·组成结构 | 第113-115页 |
·工作流程 | 第115-116页 |
·分辨率可调TDC设计 | 第116-125页 |
·已有TDC结构 | 第116-118页 |
·用于宽频率范围的TDC | 第118-120页 |
·TDC设计细节 | 第120-124页 |
·分辨率的影响 | 第124-125页 |
·仿真结果 | 第125-130页 |
·DCO仿真结果 | 第125-128页 |
·TDC仿真结果 | 第128-130页 |
·本章小结 | 第130-131页 |
第6章 总结与展望 | 第131-133页 |
·总结 | 第131-132页 |
·展望 | 第132-133页 |
参考文献 | 第133-139页 |
致谢 | 第139-141页 |
在读期间发表的学术论文和参与的项目 | 第141页 |