某测量系统数据记录器的设计及实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1 绪言 | 第9-15页 |
| ·课题的来源、目的及意义 | 第9-10页 |
| ·数据记录器国内外研究现状 | 第10-13页 |
| ·国外研究现状 | 第10-12页 |
| ·国内研究现状 | 第12-13页 |
| ·论文的主要内容 | 第13-15页 |
| 2 数据记录器总体方案设计 | 第15-23页 |
| ·数据记录器技术指标 | 第15页 |
| ·数据记录器接口要求 | 第15-16页 |
| ·数据记录器系统方案设计 | 第16-18页 |
| ·数据记录器系统关键技术解决方案 | 第18-21页 |
| ·FLASH 工作模式设计 | 第18-19页 |
| ·加密模块设计 | 第19页 |
| ·LVDS 长线读取数据设计 | 第19-21页 |
| ·本章小结 | 第21-23页 |
| 3 数据记录器硬件电路设计及实现 | 第23-37页 |
| ·数据记录器总体硬件电路设计 | 第23页 |
| ·数据记录器采集卡硬件电路设计 | 第23-28页 |
| ·模拟量采集设计 | 第24-26页 |
| ·数字量接收设计 | 第26-27页 |
| ·“起飞”信号接收电路设计 | 第27-28页 |
| ·存储卡硬件电路设计 | 第28-34页 |
| ·控制信号电路设计 | 第28-29页 |
| ·存储单元硬件设计 | 第29-31页 |
| ·LVDS 接口设计 | 第31-34页 |
| ·供电电源设计 | 第34-35页 |
| ·本章小结 | 第35-37页 |
| 4 数据记录器 FPGA 逻辑设计 | 第37-55页 |
| ·FPGA 选型以及设计流程 | 第37-38页 |
| ·采集卡逻辑设计 | 第38-44页 |
| ·A/D 采集逻辑设计 | 第39-41页 |
| ·PCM 接收逻辑设计 | 第41-43页 |
| ·数模混合编码逻辑设计 | 第43-44页 |
| ·存储卡逻辑设计 | 第44-50页 |
| ·LVDS 模块时序设计 | 第44-46页 |
| ·FLASH 存储逻辑设计 | 第46-50页 |
| ·AES 加密逻辑设计 | 第50-54页 |
| ·本章小结 | 第54-55页 |
| 5 数据记录器系统测试 | 第55-59页 |
| ·数据记录器功能测试 | 第55-59页 |
| ·数据记录器软硬件调试 | 第55-56页 |
| ·数据记录器测试分析 | 第56-59页 |
| 6 总结和展望 | 第59-61页 |
| ·全文总结 | 第59页 |
| ·展望 | 第59-61页 |
| 附录 | 第61-63页 |
| 参考文献 | 第63-67页 |
| 攻读硕士期间发表的论文及所取得的研究成果 | 第67-68页 |
| 致谢 | 第68页 |