第一章 引言 | 第1-13页 |
1.1 数据采集的意义和任务 | 第8页 |
1.2 PCI总线的特点 | 第8-11页 |
1.2.1 总线的基本概念 | 第8-9页 |
1.2.2 PCI总线的特点 | 第9-11页 |
1.3 基于PCI总线的数据采集卡的研制 | 第11-12页 |
1.4 论文设计任务 | 第12-13页 |
第二章 PCI局部总线 | 第13-22页 |
2.1 PCI总线信号定义 | 第13-16页 |
2.2 PCI总线协议基础 | 第16页 |
2.2.1 PCI的编址 | 第16页 |
2.2.2 PCI总线的管理规则 | 第16页 |
2.3 PCI总线的操作 | 第16-19页 |
2.3.1 总线上的读操作 | 第17-18页 |
2.3.2 总线上的写操作 | 第18-19页 |
2.4 PCI配置空间 | 第19-22页 |
2.4.1 PCI配置空间的组成 | 第19页 |
2.4.2 预定义区域的结构 | 第19-20页 |
2.4.3 设备定义区域的若干功能 | 第20-22页 |
第三章 S5933的PASS-THRU通道 | 第22-31页 |
3.1 功能描述 | 第22-23页 |
3.1.1 PASS-THRU传送 | 第22-23页 |
3.1.2 PASS-THRU的状态、控制信号 | 第23页 |
3.1.3 PASS-THRU的外加数据总线宽度 | 第23页 |
3.2 总线接口 | 第23-29页 |
3.2.1 PCI总线接口 | 第24-25页 |
3.2.2 外加总线接口 | 第25-29页 |
3.3 配置 | 第29-31页 |
第四章 数据采集卡的配置与设计 | 第31-48页 |
4.1 S5933基本结构和NV存储器接口设计 | 第31-36页 |
4.1.1 S5933基本结构 | 第31-32页 |
4.1.2 S5933信号描述 | 第32-34页 |
4.1.3 NV存储器接口 | 第34-36页 |
4.2 高速双口静态RAM IDT7024 | 第36-39页 |
4.2.1 双口RAM工作原理 | 第36-37页 |
4.2.2 高速双口RAM IDT7024 | 第37-39页 |
4.3 可编程逻辑器件ispLSI1016E | 第39-41页 |
4.3.1 可编程逻辑器件概述 | 第39-40页 |
4.3.2 可编程逻辑器件ispLSI1016E | 第40-41页 |
4.4 模数转换芯片AD9221和数模转换芯片AD7541A | 第41-48页 |
4.4.1 模/数转换芯片AD9221 | 第42-45页 |
4.4.2 数/模转换芯片AD7541A | 第45-48页 |
第五章 逻辑控制电路的设计 | 第48-57页 |
5.1 S5933时序逻辑设计 | 第48-51页 |
5.2 地址信号锁存设计 | 第51-53页 |
5.3 AD和DA控制 | 第53-57页 |
第六章 数据采集卡电路板(PCB)设计 | 第57-62页 |
6.1 高速数字电路设计 | 第57-59页 |
6.1.1 传输线效应 | 第57-58页 |
6.1.2 高速电路设计技术 | 第58-59页 |
6.2 数据采集卡的PCB设计 | 第59-62页 |
6.2.1 关于PCI总线的PCB设计 | 第59-60页 |
6.2.2 数据采集卡的PCB设计 | 第60-62页 |
第七章 基于PCI接口的数据采集卡驱动程序设计 | 第62-71页 |
7.1 VxD简介 | 第62-66页 |
7.1.1 VxD的文件结构 | 第62-63页 |
7.1.2 VxD的数据结构 | 第63-64页 |
7.1.3 VxD的消息处理 | 第64-65页 |
7.1.4 VxD的运行机制 | 第65-66页 |
7.2 PCI数据采集卡驱动程序VxD的设计 | 第66-69页 |
7.2.1 获取系统分配的配置资源 | 第66-67页 |
7.2.2 VxD与应用程序间的通信 | 第67-68页 |
7.2.3 访问IO及内存 | 第68页 |
7.2.4 处理中断 | 第68-69页 |
7.3 设备信息文件(INF) | 第69页 |
7.4 应用程序的编写 | 第69-71页 |
第八章 硬件测试及结果分析 | 第71-74页 |
8.1 硬件测试 | 第71-73页 |
8.2 结果分析 | 第73-74页 |
结论 | 第74-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-79页 |