无线通信系统的FPGA设计和研究
摘要 | 第1-7页 |
Abstract | 第7-11页 |
第1章 绪论 | 第11-14页 |
·现状分析 | 第11页 |
·论文的意义 | 第11-12页 |
·主要研究内容 | 第12-13页 |
·论文的创新之处 | 第13-14页 |
第2章 系统的整体设计结构和软件平台 | 第14-21页 |
·无线传输系统的整体框架 | 第14页 |
·基带信号处理系统的框架和设计原理 | 第14-16页 |
·系统软件设计平台和FPGA原理 | 第16-20页 |
·FPGA芯片结构和原理 | 第16-18页 |
·ISE设计平台介绍 | 第18-19页 |
·Modelsim仿真工具的介绍 | 第19-20页 |
·本章小结 | 第20-21页 |
第3章 信道编译码系统的设计 | 第21-51页 |
·差错控制编译码的设计 | 第21-28页 |
·系统数据流处理框架 | 第21-24页 |
·汉明编码的原理和RTL层设计 | 第24-27页 |
·汉明译码的原理和RTL层设计 | 第27-28页 |
·交织编译码模块的设计 | 第28-30页 |
·交织编码的原理和RTL层设计 | 第29-30页 |
·交织译码的原理和RTL层设计 | 第30页 |
·均衡和加密技术 | 第30-32页 |
·系统的时序设计 | 第32-36页 |
·帧和时序的选择 | 第32-33页 |
·2.5分频电路设计 | 第33-36页 |
·帧同步电路的设计 | 第36-48页 |
·巴克码的原理和插入 | 第37-38页 |
·帧同步电路的工作原理 | 第38-40页 |
·识别器设计 | 第40-42页 |
·分频器设计 | 第42-43页 |
·同步保护电路设计 | 第43-44页 |
·前向保护电路 | 第44-47页 |
·帧同步仿真结果分析 | 第47-48页 |
·信道编译码系统的数据分析 | 第48-50页 |
·信道编码系统的数据分析 | 第48-49页 |
·信道译码系统的数据分析 | 第49-50页 |
·本章小结 | 第50-51页 |
第4章 数字锁相环和DPSK调制解调系统的设计 | 第51-67页 |
·数字锁相环的设计 | 第51-57页 |
·数字锁相环原理 | 第51-53页 |
·数字锁相环设计实现 | 第53-55页 |
·设计实现和应用 | 第55-57页 |
·DPSK调制解调系统的设计 | 第57-66页 |
·PSK调制原理 | 第57-58页 |
·差分编、解码原理 | 第58-59页 |
·DPSK调制信号的产生 | 第59-61页 |
·DPSK信号解调 | 第61-66页 |
·本章小结 | 第66-67页 |
第5章 总结和展望 | 第67-69页 |
·论文总结 | 第67页 |
·优化和展望 | 第67-69页 |
参考文献 | 第69-72页 |
致谢 | 第72-73页 |
攻读学位期间发表的学术论文目录 | 第73页 |