摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-14页 |
·课题研究背景 | 第9-12页 |
·视频DSP 发展现状 | 第9-10页 |
·多媒体DSP 发展现状 | 第10页 |
·视频处理系统研究状况 | 第10-12页 |
·研究目标与主要工作 | 第12-14页 |
第二章 TMS320DM642 硬件系统设计 | 第14-33页 |
·系统的总体设计方案 | 第14-16页 |
·系统的设计要求及指标 | 第14页 |
·硬件的总体设计框架 | 第14-16页 |
·DM642 功能模块设计 | 第16-31页 |
·DM642 芯片外设结构 | 第16-18页 |
·系统电源模块 | 第18-19页 |
·系统时钟模块 | 第19-20页 |
·外部存储器SDRAM 及Flash 设计 | 第20-22页 |
·I2C 模块 | 第22-27页 |
·视频输入输出模块设计 | 第27-31页 |
·本章总结 | 第31-33页 |
第三章 基于TMS320DM642 的软件系统设计 | 第33-50页 |
·嵌入式实时操作系统DSP/BIOS | 第33-37页 |
·DSP/BIOS 功能概述 | 第33-37页 |
·视频驱动设计 | 第37-46页 |
·类驱动 | 第39-42页 |
·微型驱动 | 第42-44页 |
·DM642 视频驱动设计 | 第44-46页 |
·应用软件系统设计 | 第46-49页 |
·二级引导程序 | 第47-48页 |
·主体应用程序设计 | 第48-49页 |
·本章总结 | 第49-50页 |
第四章 视频分割算法及优化方法 | 第50-68页 |
·基于MDL(MINIMUM-DESCRIBE-LENGTH)准则的图像分割算法 | 第50-54页 |
·图像分割算法概述 | 第50-51页 |
·图像初始分裂合并 | 第51页 |
·最小描述长度(MDL)原理 | 第51-52页 |
·基于MDL 的分裂合并分割算法 | 第52-54页 |
·DSP 编程代码优化 | 第54-63页 |
·代码优化 | 第56-61页 |
·编译器优化 | 第61-62页 |
·线性汇编优化 | 第62-63页 |
·存储器系统优化 | 第63-67页 |
·三级存储器系统 | 第63-64页 |
·Cache 优化 | 第64-67页 |
·使用EDMA | 第67页 |
·本章总结 | 第67-68页 |
第五章 总结与展望 | 第68-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
研究成果及发表的学术论文 | 第73-74页 |