数字阵雷达总体方案与高速数据传输的研究
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-13页 |
·课题背景及意义 | 第8-9页 |
·国内外相关技术发展动态 | 第9-11页 |
·本文的主要工作 | 第11-13页 |
第二章 宽带数字阵列雷达试验系统方案研究 | 第13-22页 |
·宽带数字阵列雷达整机系统研究 | 第13-14页 |
·宽带数字阵列雷达试验系统的天线阵列方案研究 | 第14-18页 |
·雷达主控/处理器方案研究 | 第18-22页 |
第三章 传输与缓存模块的系统设计 | 第22-43页 |
·概述 | 第22页 |
·系统方案的确定 | 第22-25页 |
·CPCI 总线技术 | 第25-30页 |
·FPGA 的发展及选型 | 第30-34页 |
·DDR SDRAM 存储技术 | 第34-37页 |
·高速SERDES芯片及光收发模块 | 第37-43页 |
第四章 传输与缓存模块的硬件设计 | 第43-59页 |
·概述 | 第43页 |
·FPGA 硬件电路设计 | 第43-48页 |
·SERDES 芯片及光疏发模块电路设计 | 第48-53页 |
·DDR SDRAM 内存条接口电路设计 | 第53-57页 |
·CPCI 电路设计 | 第57-58页 |
·系统电源设计 | 第58-59页 |
第五章 传输与缓存模块的PCB 设计 | 第59-68页 |
·PCB 板的结构设计 | 第59-63页 |
·高速信号线布线设计 | 第63-68页 |
第六章 电路板调试及FPGA 硬件语言程序设计 | 第68-84页 |
·电路板调试 | 第68-71页 |
·光纤传输通道测试 | 第71-73页 |
·FPGA 硬件语言程序设计 | 第73-84页 |
第七章 结论和展望 | 第84-85页 |
致谢 | 第85-86页 |
参考文献 | 第86-89页 |
攻读硕士学位期间的研究成果 | 第89-90页 |