基于FPGA的电脑横机控制系统高速串行总线研制
摘要 | 第1-6页 |
Abstract | 第6-7页 |
目录 | 第7-10页 |
第一章 绪论 | 第10-18页 |
·课题的研究背景和意义 | 第10-11页 |
·电脑横机控制系统概述 | 第11-13页 |
·横机控制系统体系结构 | 第11-12页 |
·FPGA 及其在高速串行总线中的应用 | 第12-13页 |
·总线技术发展及其在横机控制系统中的应用 | 第13-16页 |
·串行总线与并行总线的比较 | 第13页 |
·几种常用的串行总线 | 第13-15页 |
·横机控制系统串行通信 | 第15-16页 |
·论文的研究内容和结构安排 | 第16-18页 |
·论文的研究内容 | 第16页 |
·论文的结构安排 | 第16-18页 |
第二章 电脑横机控制系统高速串行总线网络构建 | 第18-25页 |
·电脑横机控制系统高速串行通讯需求 | 第18页 |
·高速串行总线网络拓扑结构 | 第18-19页 |
·高速串行总线构架设计 | 第19-20页 |
·高速串行总线设计指标 | 第20页 |
·高速串行总线物理层协议设计 | 第20-23页 |
·高速总线同步方式 | 第21-22页 |
·高速总线编码方式 | 第22页 |
·高速总线热插拔设计 | 第22-23页 |
·高速串行总线链路层协议设计 | 第23-24页 |
·逻辑链路控制子层 | 第23-24页 |
·媒体访问控制子层 | 第24页 |
·本章小结 | 第24-25页 |
第三章 系统硬件平台设计 | 第25-32页 |
·横机控制系统高速串行总线硬件平台 | 第25页 |
·系统各部分设计 | 第25-30页 |
·FPGA | 第26-27页 |
·电源电路 | 第27-28页 |
·时钟部分 | 第28-29页 |
·配置电路 | 第29页 |
·JTAG 接口电路 | 第29-30页 |
·PCB 设计抗干扰措施 | 第30-31页 |
·本章小结 | 第31-32页 |
第四章 基于 FPGA 的高速串行总线控制器设计 | 第32-45页 |
·控制器模块化设计 | 第32-33页 |
·寄存器模块设计 | 第33-36页 |
·位时序逻辑模块设计 | 第36-37页 |
·位数据流处理模块设计 | 第37-44页 |
·CRC 校验设计 | 第38-40页 |
·验收滤波器设计 | 第40-43页 |
·FIFO 模块设计 | 第43-44页 |
·本章小结 | 第44-45页 |
第五章 高速串行总线控制器验证 | 第45-57页 |
·CRC 校验模块的验证 | 第46-48页 |
·RTL 电路图 | 第46页 |
·验证方案 | 第46-47页 |
·仿真结果 | 第47-48页 |
·验收滤波模块的验证 | 第48-53页 |
·RTL 电路图 | 第48-49页 |
·验证方案 | 第49页 |
·仿真结果 | 第49-53页 |
·FIFO 模块的读写验证 | 第53-54页 |
·RTL 电路图 | 第53页 |
·验证方案 | 第53-54页 |
·仿真结果 | 第54页 |
·整体验证 | 第54-56页 |
·验证方案 | 第55页 |
·仿真结果 | 第55-56页 |
·本章小结 | 第56-57页 |
第六章 总结与展望 | 第57-58页 |
参考文献 | 第58-61页 |
致谢 | 第61-62页 |
攻读学位期间的研究成果 | 第62页 |