高速时钟恢复电路的ASIC研究与设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·概述 | 第7页 |
·光纤通信系统 | 第7-8页 |
·时钟恢复的发展概述 | 第8-9页 |
·论文的主要工作及创新 | 第9-10页 |
·论文的组织结构 | 第10-11页 |
第二章 集成电路设计的工艺及设计方法 | 第11-17页 |
·集成电路设计工艺 | 第11-12页 |
·工艺选择 | 第12页 |
·高速集成电路的设计方法 | 第12-16页 |
·高速集成电路的设计方法 | 第12-14页 |
·匹配技术 | 第14-16页 |
·本章小结 | 第16-17页 |
第三章 时钟恢复电路的构成和基本原理 | 第17-36页 |
·时钟恢复概述 | 第17-21页 |
·时钟恢复的作用 | 第17页 |
·时钟恢复的分类 | 第17-18页 |
·NRZ数据特性 | 第18-21页 |
·锁相环PLL基本理论 | 第21-35页 |
·锁相环的基本原理 | 第21-22页 |
·电荷泵锁相环的基本原理 | 第22-23页 |
·电荷泵锁相环的基本模块 | 第23-29页 |
·环路的跟踪和捕获 | 第29-30页 |
·环路的稳定性 | 第30-31页 |
·锁相环的噪声分析 | 第31-35页 |
·本章小结 | 第35-36页 |
第四章 时钟恢复电路的设计实现 | 第36-58页 |
·概述 | 第36页 |
·改进的环路结构原型 | 第36-38页 |
·电路设计 | 第38-42页 |
·系统参数的选择 | 第39-42页 |
·单元电路的分析与设计 | 第42-55页 |
·压控振荡器 | 第42-47页 |
·鉴频 | 第47-51页 |
·电荷泵 | 第51-54页 |
·环路滤波器 | 第54-55页 |
·系统仿真及电路性能 | 第55-57页 |
·用伪随机数列实现NRZ数据流 | 第55页 |
·系统模拟结果 | 第55-56页 |
·系统综合指标 | 第56-57页 |
·本章小结 | 第57-58页 |
第五章 时钟恢复电路的版图设计 | 第58-63页 |
·版图设计的一些考虑因素 | 第58-59页 |
·CRC系统版图设计及版图验证 | 第59-62页 |
·版图布局规划 | 第60-61页 |
·版图验证 | 第61页 |
·后仿真结果 | 第61-62页 |
·本章小结 | 第62-63页 |
第六章 总结和展望 | 第63-64页 |
参考文献 | 第64-69页 |
致谢 | 第69-70页 |
作者在攻读硕士期间主要研究成果 | 第70页 |