| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 引言 | 第7-11页 |
| ·研究背景 | 第7-8页 |
| ·国内外研究现状 | 第8-9页 |
| ·本文的主要工作 | 第9-10页 |
| ·本文的结构和内容安排 | 第10-11页 |
| 2 数字波束形成技术 | 第11-17页 |
| ·数字波束形成的基本原理 | 第11-12页 |
| ·数字波束形成的优越性 | 第12-13页 |
| ·雷达数字波束形成处理系统 | 第13-17页 |
| ·DBF雷达系统组成 | 第13-15页 |
| ·DBF信号处理平台 | 第15-17页 |
| 3 自适应数字波束形成算法 | 第17-22页 |
| ·经典算法 | 第17-18页 |
| ·LCMV算法 | 第18-20页 |
| ·基本的LCMV算法 | 第18-19页 |
| ·自适应的LCMV算法 | 第19-20页 |
| ·分块并行的自适应LCMV算法(SLCMV) | 第20-22页 |
| 4 分块并行的自适应LCMV算法的硬件实现 | 第22-51页 |
| ·FPGA+POWERPC的硬件实现方案 | 第22-24页 |
| ·PowerPC与常用DSP性能的对比 | 第22-23页 |
| ·FPGA+PowerPC方案 | 第23页 |
| ·SLCMV算法任务的分配 | 第23-24页 |
| ·分块并行LCMV算法的FPGA部分的实现 | 第24-36页 |
| ·FPGA的硬件结构 | 第24-27页 |
| ·算法FPGA部分的实现 | 第27-36页 |
| ·分块并行LCMV算法的POWERPC405部分的实现 | 第36-42页 |
| ·PowerPC405的硬件结构 | 第36-38页 |
| ·算法PowerPC部分的实现 | 第38-42页 |
| ·POWERPC与FPGA之间的数据通信的实现 | 第42-51页 |
| ·General Purpose Input Output | 第45-47页 |
| ·PLB BRAM Interface Controller | 第47-49页 |
| ·RS232 | 第49-51页 |
| 5 调试与测试 | 第51-59页 |
| ·硬件实现结构的MATLAB仿真 | 第51-52页 |
| ·硬件调试 | 第52-57页 |
| ·测试 | 第57-59页 |
| 结论 | 第59-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |