用于星载计算机的CompactPCI总线技术的研究
| 摘要 | 第1-6页 |
| Abstract | 第6-13页 |
| 1 引言 | 第13-24页 |
| ·国外航天计算机研究现状 | 第13-20页 |
| ·航天计算机处理器 | 第13-17页 |
| ·国外嵌入式操作系统 | 第17-20页 |
| ·国内航天计算机研究现状 | 第20-22页 |
| ·航天计算机处理器 | 第20-21页 |
| ·嵌入式操作系统 | 第21-22页 |
| ·发展趋势 | 第22页 |
| ·课题目的和意义 | 第22-23页 |
| ·论文结构 | 第23-24页 |
| 2 CPCI总线及其连接器 | 第24-32页 |
| ·CPCI总线介绍 | 第24-28页 |
| ·系统组成 | 第24-26页 |
| ·CPCI和PCI总线信号差异 | 第26-28页 |
| ·CPCI连接器 | 第28-31页 |
| ·连接器优点 | 第28-29页 |
| ·CPCI连接器选择 | 第29-31页 |
| ·本章小结 | 第31-32页 |
| 3 系统硬件设计与实现 | 第32-51页 |
| ·系统卡的设计 | 第32-41页 |
| ·处理器模块的设计 | 第33-34页 |
| ·时钟模块设计 | 第34-35页 |
| ·程序存储器设计 | 第35-37页 |
| ·数据存储器设计 | 第37-39页 |
| ·DSU接口 | 第39页 |
| ·CPCI接口 | 第39-41页 |
| ·通用CPCI接口卡设计 | 第41-46页 |
| ·设计原理 | 第41-42页 |
| ·FPGA及其外围电路 | 第42-43页 |
| ·扩展Memory电路 | 第43-45页 |
| ·A/D模块 | 第45-46页 |
| ·CPCI底板的设计 | 第46-48页 |
| ·IDSEL的路由 | 第46页 |
| ·中断的路由 | 第46-47页 |
| ·REQ#和GNT#的路由 | 第47页 |
| ·其他信号的处理 | 第47-48页 |
| ·CPCI卡设计注意事项 | 第48-49页 |
| ·终端电阻 | 第48页 |
| ·上拉电阻 | 第48-49页 |
| ·PCB布局和布线长度限制 | 第49页 |
| ·本章小结 | 第49-51页 |
| 4 软件设计与测试分析 | 第51-76页 |
| ·系统卡软件设计 | 第51-55页 |
| ·系统PCI主桥的初始化 | 第52-53页 |
| ·总线从设备的初始化 | 第53-54页 |
| ·应用程序设计 | 第54-55页 |
| ·FPGA逻辑设计 | 第55-63页 |
| ·CPCI总线到局部总线的转换 | 第55-58页 |
| ·Backend Logic模块 | 第58-59页 |
| ·双端口RAM模块 | 第59-60页 |
| ·控制逻辑模块 | 第60-62页 |
| ·FPGA资源利用情况 | 第62-63页 |
| ·Actel PCI软核功能仿真 | 第63-65页 |
| ·系统测试及结果分析 | 第65-74页 |
| ·规范中的读写时序图 | 第74-75页 |
| ·本章小结 | 第75-76页 |
| 5 结束语 | 第76-79页 |
| ·课题总结 | 第76-77页 |
| ·后期工作展望 | 第77页 |
| ·硕士期间完成的工作及收获 | 第77-79页 |
| 参考文献 | 第79-81页 |
| 硕士期间以第一作者身份发表论文 | 第81-82页 |
| 致谢 | 第82-83页 |
| 附录 | 第83-88页 |