适用于高精度流水线ADC的运算放大器的研究与设计
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第10-18页 |
1.1 研究背景 | 第10-12页 |
1.2 关键技术与研究现状 | 第12-15页 |
1.3 研究工作和论文结构 | 第15-18页 |
第2章 流水线ADC的基本原理与性能分析 | 第18-36页 |
2.1 模数转换器 | 第18-20页 |
2.2 ADC性能指标 | 第20-25页 |
2.2.1 静态参数 | 第20-24页 |
2.2.2 动态参数 | 第24-25页 |
2.3 流水线ADC基础 | 第25-28页 |
2.4 MDAC电路 | 第28-34页 |
2.4.1 n bit/级MDAC | 第28-29页 |
2.4.2 1.5bit/级MDAC | 第29-32页 |
2.4.3 3.5bit/级MDAC | 第32-34页 |
2.5 小结 | 第34-36页 |
第3章 运算放大器 | 第36-72页 |
3.1 运算放大器的设计指标 | 第36-40页 |
3.1.1 运算放大器的增益要求 | 第36-37页 |
3.1.2 运算放大器的带宽要求 | 第37-38页 |
3.1.3 相位裕度 | 第38-39页 |
3.1.4 噪声影响 | 第39-40页 |
3.2 运算放大器结构选取 | 第40-46页 |
3.2.1 套筒式共源共栅放大器 | 第40-42页 |
3.2.2 折叠式共源共栅放大器 | 第42-44页 |
3.2.3 两级运算放大器 | 第44-46页 |
3.3 频率补偿技术 | 第46-64页 |
3.3.1 密勒补偿基本理论 | 第47-49页 |
3.3.2 调零电阻分析 | 第49-52页 |
3.3.3 共源共栅补偿 | 第52-64页 |
3.4 增益自举技术 | 第64-70页 |
3.4.1 增益自举技术原理 | 第64-66页 |
3.4.2 GBCA系统零极点分析 | 第66-69页 |
3.4.3 GBCA建立时间分析 | 第69-70页 |
3.5 小结 | 第70-72页 |
第4章 运算放大器的设计实现 | 第72-102页 |
4.1 偏置电路设计 | 第72-74页 |
4.2 两相不交叠时钟 | 第74-79页 |
4.3 开关电容共模反馈设计 | 第79-84页 |
4.4 两级增益自举运算放大器设计及仿真 | 第84-92页 |
4.4.1 两级运算放大器电路设计 | 第85-86页 |
4.4.2 两级运算放大器仿真 | 第86-92页 |
4.5 增益自举运算放大器版图设计及测试 | 第92-99页 |
4.5.1 运算放大器版图设计 | 第93-94页 |
4.5.2 版图后仿真分析 | 第94-99页 |
4.6 运算放大器芯片测试 | 第99-101页 |
4.7 小结 | 第101-102页 |
第5章 结论与展望 | 第102-104页 |
参考文献 | 第104-110页 |
硕士期间发表的论文 | 第110-112页 |
致谢 | 第112页 |