基于AMBA总线SoC的IP核设计与应用
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·选题背景与研究意义 | 第7-8页 |
| ·AMBA 协议介绍 | 第8-9页 |
| ·本文主要研究内容和本人承担的工作 | 第9-11页 |
| 第二章 AMBA 协议分析与ARM 处理器介绍 | 第11-19页 |
| ·AHB 协议分析 | 第11-13页 |
| ·AHB 协议简介 | 第11-12页 |
| ·AHB 信号分析 | 第12页 |
| ·AHB 传输分析 | 第12-13页 |
| ·APB 协议分析 | 第13-15页 |
| ·APB 协议简介 | 第13页 |
| ·APB 信号分析 | 第13-14页 |
| ·APB 传输分析 | 第14-15页 |
| ·ARM 处理器介绍与选用 | 第15-17页 |
| ·本章小结 | 第17-19页 |
| 第三章 基于AMBA 总线SoC 的IP 核设计 | 第19-33页 |
| ·芯片SoC 架构介绍 | 第19-21页 |
| ·存储器控制接口设计 | 第21-22页 |
| ·SRAM 控制接口设计 | 第21-22页 |
| ·FLASH 控制接口设计 | 第22页 |
| ·FIFO 接口设计 | 第22-29页 |
| ·需求分析与数据通路设计 | 第22-24页 |
| ·FIFO 单元设计 | 第24-26页 |
| ·寄存器单元设计 | 第26-27页 |
| ·中断产生逻辑 | 第27-28页 |
| ·数据拼接逻辑 | 第28-29页 |
| ·时钟管理单元设计 | 第29-31页 |
| ·需求分析与结构设计 | 第29-30页 |
| ·PLL 原理与使用 | 第30页 |
| ·分频逻辑设计与复位信号产生 | 第30-31页 |
| ·测试模式下通路设计 | 第31页 |
| ·本章小结 | 第31-33页 |
| 第四章 基于AMBA 总线SoC 的IP 核验证 | 第33-43页 |
| ·SoC 验证方法和流程 | 第33-35页 |
| ·SoC 各IP 核的功能验证和时序验证 | 第35-37页 |
| ·功能验证和时序验证平台介绍 | 第35页 |
| ·存储器控制接口模块验证 | 第35-36页 |
| ·FIFO 模块验证 | 第36-37页 |
| ·时钟管理单元验证 | 第37页 |
| ·SoC 的功能测试 | 第37-41页 |
| ·芯片硬件验证平台介绍 | 第37-39页 |
| ·FPGA 实现的FLASH 控制器设计 | 第39页 |
| ·芯片功能测试方案与测试结果 | 第39-41页 |
| ·本章小结 | 第41-43页 |
| 第五章 基于AMBA 总线SoC 的应用 | 第43-51页 |
| ·FLASH 在线编程的程序设计 | 第43-45页 |
| ·基于SoC 输出小波系数的设计 | 第45-49页 |
| ·基于SoC 的信源和信道编码的设计 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 结束语 | 第51-53页 |
| 致谢 | 第53-55页 |
| 参考文献 | 第55-57页 |
| 研究成果 | 第57-58页 |