摘要 | 第6-7页 |
ABSTRACT | 第7页 |
第1章 绪论 | 第10-14页 |
1.1 研究背景 | 第10-11页 |
1.2 国内外研究现状 | 第11-12页 |
1.3 本文的主要内容和章节安排 | 第12-14页 |
第2章 混合信号星座图与频谱基本理论 | 第14-22页 |
2.1 混合信号模型介绍 | 第14-15页 |
2.2 混合信号全采样序列星座图原理 | 第15-18页 |
2.3 混合信号定时抽样序列弱信号原理 | 第18-21页 |
2.4 本章小结 | 第21-22页 |
第3章 混合信号识别方案设计 | 第22-38页 |
3.1 过采样方案设计 | 第22页 |
3.2 全采样序列星座图识别方案 | 第22-29页 |
3.2.1 全采样序列星座图识别方案参数提取 | 第23-28页 |
3.2.2 全采样序列星座图识别方案流程 | 第28-29页 |
3.3 定时抽样序列弱信号识别方案 | 第29-34页 |
3.3.1 不同调制方式定时抽样序列的星座图区域划分 | 第29-30页 |
3.3.2 定时抽样序列弱信号识别方案参数提取 | 第30-33页 |
3.3.3 定时抽样序列弱信号识别方案流程 | 第33-34页 |
3.4 混合信号调制识别方案总述 | 第34-36页 |
3.4.1 混合信号调制识别方案总流程 | 第34-35页 |
3.4.2 混合信号识别方案性能分析 | 第35-36页 |
3.4.3 与传统高阶累积量识别方法的对比 | 第36页 |
3.5 本章小结 | 第36-38页 |
第4章 基于FPGA的混合信号识别方案硬件实现 | 第38-64页 |
4.1 模块划分及时序关系简述 | 第38-40页 |
4.2 硬件实现模块设计详述 | 第40-58页 |
4.2.1 ADC采样模块 | 第40页 |
4.2.2 时钟及复位管理模块 | 第40-41页 |
4.2.3 全采样序列星座图识别参数计算模块 | 第41-44页 |
4.2.4 定时抽样序列计算模块 | 第44-46页 |
4.2.5 定时抽样序列归一化模块 | 第46-48页 |
4.2.6 序列yi提取模块 | 第48-51页 |
4.2.7 定时抽样序列弱信号识别参数计算模块 | 第51-57页 |
4.2.8 判决器模块 | 第57-58页 |
4.3 混合信号识别方案的FPGA整体功能仿真 | 第58-60页 |
4.4 混合信号识别方案的FPGA硬件测试 | 第60-63页 |
4.4.1 FPGA的资源使用情况 | 第61-62页 |
4.4.2 硬件测试结果 | 第62-63页 |
4.5 本章小结 | 第63-64页 |
结论与未来的工作 | 第64-65页 |
致谢 | 第65-66页 |
参考文献 | 第66-69页 |
攻读硕士学位期间发表的论文及科研成果 | 第69页 |