摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 绪论 | 第11-16页 |
·FIFO 的发展概况 | 第11页 |
·FIFO 类型 | 第11-14页 |
·同步FIFO 以及一个最简单的实现 | 第11-12页 |
·异步FIFO 的结构 | 第12-14页 |
·微流水线结构(Micropipeline)的异步FIFO 介绍 | 第12-14页 |
·基于SRAM 结构和基于公用数据总线结构的异步FIFO 介绍 | 第14页 |
·论文的相关工作 | 第14-16页 |
第二章 异步FIFO 的设计概述 | 第16-28页 |
·异步FIFO 结构的变化 | 第16页 |
·亚稳态 | 第16-25页 |
·CMOS 中的信息保存 | 第16-18页 |
·建立时间(Set-up time)和保持时间(Hold time) | 第18-19页 |
·MTBF | 第19-20页 |
·避免亚稳态的同步方法 | 第20-21页 |
·多位数据同步 | 第21-25页 |
·指针编码 | 第21-24页 |
·握手协议 | 第24-25页 |
·设计所用的工具 | 第25-28页 |
第三章 基于SRAM 结构的异步FIFO 设计 | 第28-46页 |
·整体结构 | 第28页 |
·计数器的设计 | 第28-30页 |
·格雷码计数器和普通二进制计数器的比较 | 第28-29页 |
·普通二进制计数器设计 | 第29-30页 |
·满空状态的算法设计 | 第30-32页 |
·SRAM 模块的设计 | 第32-39页 |
·存储单元介绍 | 第32-33页 |
·双稳态原件的亚稳态问题的解决 | 第33-34页 |
·单元可靠性的设计 | 第34-35页 |
·可写性 | 第34-35页 |
·可读性 | 第35页 |
·预充电模块的设计 | 第35-36页 |
·灵敏放大器模块 | 第36-39页 |
·高速的结构和设计 | 第39-40页 |
·输入输出缓冲 | 第39页 |
·存储阵列分块 | 第39-40页 |
·整体电路的前仿真和后仿真 | 第40-42页 |
·部分前仿真波形及分析 | 第40页 |
·部分后仿真波形及分析 | 第40-42页 |
·芯片的版图和封装测试 | 第42-45页 |
·小结 | 第45-46页 |
第四章 使用令牌控制的异步FIFO 的设计 | 第46-68页 |
·异步逻辑的设计 | 第46-52页 |
·同步逻辑的设计 | 第46页 |
·异步逻辑的设计 | 第46-48页 |
·异步逻辑设计的特点 | 第48-49页 |
·没有全局时钟的局部握手协议 | 第48页 |
·平均性能 | 第48页 |
·电磁辐射和噪声 | 第48-49页 |
·异步电路设计的基本单元C-element | 第49-52页 |
·Petri 网和状态转移图 | 第52-54页 |
·Petrify | 第54页 |
·令牌FIFO 的原理 | 第54-56页 |
·令牌FIFO 的模块设计 | 第56-63页 |
·写地址指针设计 | 第56-60页 |
·读地址指针模块设计 | 第60-61页 |
·握手模块设计 | 第61-63页 |
·令牌FIFO 的界面修改 | 第63-65页 |
·使用令牌控制的异步FIFO 的综合和仿真 | 第65-67页 |
·小结 | 第67-68页 |
第五章 两种异步FIFO 的测试数据对比 | 第68-73页 |
·两种异步FIFO 对比的原因 | 第68页 |
·基于令牌FIFO 和基于SRAM 的FIFO 的测试对比 | 第68-72页 |
·延时对比 | 第68-71页 |
·功耗对比 | 第71-72页 |
·面积对比 | 第72页 |
·总结 | 第72-73页 |
第六章 总结 | 第73-75页 |
·总结 | 第73-74页 |
·展望 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
攻硕期间取得的研究成果 | 第78-79页 |
附录 | 第79-81页 |