DMR终端直通模式物理层关键技术研究
| 摘要 | 第1-6页 |
| Abstract | 第6-18页 |
| 第一章 绪论 | 第18-23页 |
| ·研究背景及意义 | 第18-19页 |
| ·研究内容与贡献 | 第19-22页 |
| ·论文结构安排 | 第22-23页 |
| 第二章 DMR 终端物理层关键技术现状 | 第23-47页 |
| ·无线电数字对讲机 | 第23-29页 |
| ·常规数字对讲机标准 | 第24-26页 |
| ·数字对讲机主流方案 | 第26-29页 |
| ·DMR 数字对讲机技术指标 | 第29-32页 |
| ·国外产品技术指标 | 第29-30页 |
| ·国内产品技术指标 | 第30-32页 |
| ·DMR 终端物理层关键技术 | 第32-46页 |
| ·射频前端接收机技术 | 第32-36页 |
| ·数字调制解调技术 | 第36-42页 |
| ·同步技术 | 第42-46页 |
| ·本章小结 | 第46-47页 |
| 第三章 DMR 终端直通模式物理层需求 | 第47-52页 |
| ·DMR 终端物理层性能需求 | 第47-50页 |
| ·DMR 协议需求 | 第47-50页 |
| ·射频指标需求 | 第50页 |
| ·数字通信需求 | 第50页 |
| ·本章小结 | 第50-52页 |
| 第四章 DMR 终端直通模式物理层概要设计 | 第52-71页 |
| ·系统结构设计 | 第52-55页 |
| ·发射机设计 | 第53-54页 |
| ·接收机设计 | 第54-55页 |
| ·关键算法设计 | 第55-64页 |
| ·成形滤波 | 第55-57页 |
| ·锁相环解调 | 第57-60页 |
| ·符号同步 | 第60-61页 |
| ·数字上变频 | 第61-63页 |
| ·数字下变频 | 第63-64页 |
| ·FPGA 软件总体设计 | 第64-70页 |
| ·工作流程设计 | 第64-66页 |
| ·模块设计 | 第66-67页 |
| ·接口设计 | 第67-70页 |
| ·本章小结 | 第70-71页 |
| 第五章 DMR 终端直通模式物理层详细设计 | 第71-109页 |
| ·时钟及控制信号功能设计 | 第71-76页 |
| ·时钟管理 | 第71-72页 |
| ·复位信号 | 第72-73页 |
| ·使能控制信号 | 第73-76页 |
| ·数字信号处理模块功能设计 | 第76-98页 |
| ·发射端调制模块 | 第76-83页 |
| ·接收端解调模块 | 第83-98页 |
| ·接口模块功能设计 | 第98-108页 |
| ·DA 接口 | 第99-100页 |
| ·AD 接口 | 第100-101页 |
| ·DSP 接口 | 第101-106页 |
| ·射频接口 | 第106-108页 |
| ·本章小结 | 第108-109页 |
| 第六章 测试结果与分析 | 第109-127页 |
| ·测试平台与指标 | 第109-112页 |
| ·硬件测试平台 | 第109-111页 |
| ·软件测试平台 | 第111页 |
| ·测试指标 | 第111-112页 |
| ·数字信号处理模块测试 | 第112-118页 |
| ·时隙建立 | 第112-115页 |
| ·发射端调制模块 | 第115-116页 |
| ·接收端解调模块 | 第116-118页 |
| ·接口模块测试 | 第118-124页 |
| ·DA 接口 | 第118-120页 |
| ·AD 接口 | 第120-121页 |
| ·DSP 接口 | 第121-123页 |
| ·射频接口 | 第123-124页 |
| ·点对点通信测试 | 第124-126页 |
| ·测试方法 | 第125页 |
| ·测试结果与分析 | 第125-126页 |
| ·本章小结 | 第126-127页 |
| 第七章 结论 | 第127-129页 |
| ·本文总结 | 第127-128页 |
| ·下一步工作的建议 | 第128-129页 |
| 致谢 | 第129-130页 |
| 参考文献 | 第130-133页 |
| 个人简历 | 第133-134页 |
| 攻读硕士学位期间的研究成果 | 第134-135页 |