摘要 | 第1-6页 |
ABSTRACT | 第6-15页 |
第一章 绪论 | 第15-18页 |
·研究背景 | 第15页 |
·研究意义 | 第15-16页 |
·研究内容与安排 | 第16-18页 |
第二章 SDR 中的直接序列扩频通信链路图形化开发技术现状 | 第18-41页 |
·SDR 在直接序列扩频系统中的应用 | 第19-24页 |
·软件无线电 | 第19-21页 |
·直接序列扩频系统 | 第21-23页 |
·SDR 在直接序列扩频系统中的应用 | 第23-24页 |
·FPGA 开发方式 | 第24-28页 |
·传统开发方式 | 第24-26页 |
·图形化开发方式 | 第26-28页 |
·FPGA 图形化开发技术现状 | 第28-40页 |
·System Generator | 第28-31页 |
·DSP Builder | 第31-32页 |
·LabVIEW | 第32-34页 |
·SFF SDR | 第34-38页 |
·BEE4 | 第38-40页 |
·本章小结 | 第40-41页 |
第三章 直接序列扩频通信链路图形化开发需求分析 | 第41-46页 |
·应用场景 | 第41-42页 |
·硬件平台 | 第41-42页 |
·软件平台 | 第42页 |
·需求分析 | 第42-45页 |
·FPGA 图形化开发需求分析 | 第43页 |
·通信链路设计需求分析 | 第43-45页 |
·本章小结 | 第45-46页 |
第四章 直接序列扩频通信链路图形化开发总体设计 | 第46-52页 |
·USDR 基带板硬件结构 | 第46-47页 |
·FPGA 图形化开发方案设计 | 第47-49页 |
·直接序列扩频通信链路方案设计 | 第49-51页 |
·发射子机系统设计 | 第49-50页 |
·接收机子系统设计 | 第50-51页 |
·本章小结 | 第51-52页 |
第五章 直接序列扩频通信链路图形化开发详细设计 | 第52-89页 |
·FPGA 图形化开发详细设计 | 第52-61页 |
·顶层设计 | 第52-53页 |
·模块设计 | 第53-58页 |
·代码自动生成设计 | 第58-60页 |
·FPGA 图形化开发流程设计 | 第60-61页 |
·通信链路详细设计 | 第61-82页 |
·帧结构设计 | 第61-62页 |
·发射机子系统详细设计 | 第62-73页 |
·接收机子系统详细设计 | 第73-82页 |
·通信链路图形化实现 | 第82-88页 |
·主要模块实现 | 第83-85页 |
·链路模型实现 | 第85-87页 |
·定点仿真 | 第87-88页 |
·本章小结 | 第88-89页 |
第六章 测试与分析 | 第89-101页 |
·FPGA 图形化开发测试 | 第89-93页 |
·功能测试 | 第89-92页 |
·资源占用测试 | 第92-93页 |
·通信链路数据收发测试 | 第93-100页 |
·通信功能测试 | 第94-96页 |
·传输速率测试 | 第96-98页 |
·误码率测试 | 第98-100页 |
·本章小结 | 第100-101页 |
第七章 结束语 | 第101-103页 |
·本文总结及主要贡献 | 第101页 |
·下一步工作建议和未来研究方向 | 第101-103页 |
致谢 | 第103-104页 |
参考文献 | 第104-106页 |
个人简历 | 第106-107页 |
攻读硕士学位期间的研究成果 | 第107-108页 |