首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--调制理论论文

连续相位信号的调制解调技术研究及其FPGA实现

摘要第1-6页
ABSTRACT第6-11页
第一章 绪论第11-17页
   ·研究背景第11-12页
   ·本课题的研究历史及现状第12-14页
   ·本文研究内容及结构安排第14-16页
   ·论文结构安排第16-17页
第二章 CPM调制技术研究第17-34页
   ·CPM信号模型第17-24页
     ·CPM信号的一般表示第18-20页
     ·CPM信号的相位及其状态第20-24页
   ·CPM信号特性分析第24-33页
     ·CPM信号的功率谱特性第24-27页
     ·CPM信号的误码率性能第27-33页
   ·本章小结第33-34页
第三章 CPM数字调制器的FPGA逻辑实现第34-48页
   ·正交调制器结构第34-35页
   ·CPM数字正交调制器的设计第35-38页
     ·基于FPGA的CPM基带信号产生第35-37页
     ·CPM载波调制的FPGA实现第37-38页
   ·CPM调制端FPGA逻辑设计第38-40页
   ·FPGA逻辑仿真实验第40-46页
     ·CPM相位产生逻辑仿真验证第40-42页
     ·CPM载波调制逻辑仿真验证第42-43页
     ·FPGA逻辑仿真数据分析第43-46页
   ·本章小结第46-48页
第四章 CPM信号解调理论研究第48-68页
   ·CPM接收机架构及解调流程介绍第48-50页
   ·CPM接收信号似然函数第50-52页
   ·CPM信号信符号定时同步研究第52-56页
     ·CPM信号信道时延估计第52-54页
     ·CPM信号定时同步恢复结构第54-56页
   ·CPM信号载波相位同步算法研究第56-62页
     ·CPM信号载波相移估计算法第57-60页
     ·CPM载波相位同步结构第60-62页
   ·CPM符号判决算法研究第62-66页
   ·本章小结第66-68页
第五章 CPM信号解调算法的FPGA实现第68-84页
   ·CPM解调接收机的FPGA架构第68-70页
     ·CPM解调接收机处理流程介绍第68-69页
     ·CPM解调接收机FPGA逻辑设计参数设定第69-70页
   ·正交接收及数字下变频的FPGA实现第70-72页
   ·CPM符号定时同步的FPGA实现第72-77页
     ·定时同步FPGA逻辑设计第73-75页
     ·仿真及结果分析第75-77页
   ·CPM载波相位同步的FPGA实现第77-80页
     ·CPM载波同步的FPGA逻辑设计第77-78页
     ·仿真及结果分析第78-80页
   ·CPM符号判决的FPGA实现第80-83页
     ·CPM符号判决FPGA逻辑设计第80-81页
     ·仿真及结果分析第81-83页
   ·本章小结第83-84页
第六章 总结与展望第84-86页
致谢第86-87页
参考文献第87-90页

论文共90页,点击 下载论文
上一篇:基于上报业务的无线传感器网络节能MAC协议研究
下一篇:SDR中的直接序列扩频通信链路图形化设计与实现