连续相位信号的调制解调技术研究及其FPGA实现
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 绪论 | 第11-17页 |
·研究背景 | 第11-12页 |
·本课题的研究历史及现状 | 第12-14页 |
·本文研究内容及结构安排 | 第14-16页 |
·论文结构安排 | 第16-17页 |
第二章 CPM调制技术研究 | 第17-34页 |
·CPM信号模型 | 第17-24页 |
·CPM信号的一般表示 | 第18-20页 |
·CPM信号的相位及其状态 | 第20-24页 |
·CPM信号特性分析 | 第24-33页 |
·CPM信号的功率谱特性 | 第24-27页 |
·CPM信号的误码率性能 | 第27-33页 |
·本章小结 | 第33-34页 |
第三章 CPM数字调制器的FPGA逻辑实现 | 第34-48页 |
·正交调制器结构 | 第34-35页 |
·CPM数字正交调制器的设计 | 第35-38页 |
·基于FPGA的CPM基带信号产生 | 第35-37页 |
·CPM载波调制的FPGA实现 | 第37-38页 |
·CPM调制端FPGA逻辑设计 | 第38-40页 |
·FPGA逻辑仿真实验 | 第40-46页 |
·CPM相位产生逻辑仿真验证 | 第40-42页 |
·CPM载波调制逻辑仿真验证 | 第42-43页 |
·FPGA逻辑仿真数据分析 | 第43-46页 |
·本章小结 | 第46-48页 |
第四章 CPM信号解调理论研究 | 第48-68页 |
·CPM接收机架构及解调流程介绍 | 第48-50页 |
·CPM接收信号似然函数 | 第50-52页 |
·CPM信号信符号定时同步研究 | 第52-56页 |
·CPM信号信道时延估计 | 第52-54页 |
·CPM信号定时同步恢复结构 | 第54-56页 |
·CPM信号载波相位同步算法研究 | 第56-62页 |
·CPM信号载波相移估计算法 | 第57-60页 |
·CPM载波相位同步结构 | 第60-62页 |
·CPM符号判决算法研究 | 第62-66页 |
·本章小结 | 第66-68页 |
第五章 CPM信号解调算法的FPGA实现 | 第68-84页 |
·CPM解调接收机的FPGA架构 | 第68-70页 |
·CPM解调接收机处理流程介绍 | 第68-69页 |
·CPM解调接收机FPGA逻辑设计参数设定 | 第69-70页 |
·正交接收及数字下变频的FPGA实现 | 第70-72页 |
·CPM符号定时同步的FPGA实现 | 第72-77页 |
·定时同步FPGA逻辑设计 | 第73-75页 |
·仿真及结果分析 | 第75-77页 |
·CPM载波相位同步的FPGA实现 | 第77-80页 |
·CPM载波同步的FPGA逻辑设计 | 第77-78页 |
·仿真及结果分析 | 第78-80页 |
·CPM符号判决的FPGA实现 | 第80-83页 |
·CPM符号判决FPGA逻辑设计 | 第80-81页 |
·仿真及结果分析 | 第81-83页 |
·本章小结 | 第83-84页 |
第六章 总结与展望 | 第84-86页 |
致谢 | 第86-87页 |
参考文献 | 第87-90页 |