| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 引言 | 第8-11页 |
| ·背景和意义 | 第8页 |
| ·研究动态 | 第8-10页 |
| ·问题与发展 | 第10页 |
| ·本论文的组织结构 | 第10-11页 |
| 第二章 RSA算法和常见的硬件实现结构 | 第11-27页 |
| ·RSA加密的相关概念 | 第11-12页 |
| ·RSA密钥的产生和加解密过程 | 第12-13页 |
| ·RSA加解密的硬件实现算法 | 第13-20页 |
| ·模幂运算 | 第13-16页 |
| ·模乘运算 | 第16-20页 |
| ·模乘运算的硬件实现 | 第20-25页 |
| ·脉动陈列 | 第21-23页 |
| ·进位保留加法 | 第23-24页 |
| ·高基技术 | 第24-25页 |
| ·MCU技术 | 第25页 |
| ·RSA算法实现的性能评估 | 第25-27页 |
| ·AT积(Area timing product) | 第25页 |
| ·最大时钟频率 | 第25页 |
| ·数据吞吐量 | 第25-27页 |
| 第三章 电路设计及仿真结果 | 第27-50页 |
| ·RSA协处理器算法改进 | 第27-30页 |
| ·改进后的蒙哥马利算法和模幂算法 | 第27-29页 |
| ·脉动阵列实现的蒙哥马利算法 | 第29-30页 |
| ·RSA协处理器的总体构架 | 第30-32页 |
| ·协处理器各部件的设计 | 第32-47页 |
| ·模乘运算器 | 第32-44页 |
| ·模幂控制器 | 第44-46页 |
| ·寄存器堆和WISHBONE总线接口 | 第46-47页 |
| ·RTL实现与仿真和验证 | 第47-48页 |
| ·性能评估 | 第48页 |
| ·小结 | 第48-50页 |
| 第四章 分析结论与展望 | 第50-53页 |
| ·分析与对比 | 第50-51页 |
| ·结论 | 第51-52页 |
| ·展望 | 第52-53页 |
| 发表文章 | 第53-54页 |
| 参考文献 | 第54-59页 |
| 致谢 | 第59页 |