基于JPEG2000编码芯片的图像监控的原型系统设计
| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 第1章 引言 | 第9-13页 |
| ·背景 | 第9-11页 |
| ·论文工作概述 | 第11-12页 |
| ·论文内容安排 | 第12-13页 |
| 第2章 JPEG2000 编码芯片的测试 | 第13-25页 |
| ·芯片封装 | 第13-15页 |
| ·芯片测试参数 | 第15-17页 |
| ·传统测试方法 | 第16-17页 |
| ·测试设备 | 第17页 |
| ·芯片测试与可测性设计的关系 | 第17-18页 |
| ·内建自测试技术(BIST) | 第18-19页 |
| ·测试管脚 | 第19-20页 |
| ·测试结果 | 第20页 |
| ·问题分析 | 第20-23页 |
| ·问题的解决方案 | 第23页 |
| ·小结 | 第23-25页 |
| 第3章 图像监控的原型系统硬件设计 | 第25-53页 |
| ·硬件系统总体设计 | 第25-27页 |
| ·硬件实现电路的选择 | 第27-35页 |
| ·FPGA 选型 | 第27-32页 |
| ·存储单元选型 | 第32页 |
| ·USB 选型 | 第32页 |
| ·MCU 选型 | 第32-34页 |
| ·差分芯片选型 | 第34-35页 |
| ·各功能块设计 | 第35-51页 |
| ·FPGA 配置方案 | 第35-36页 |
| ·时钟电路设计 | 第36-38页 |
| ·实时图像采集电路 | 第38-40页 |
| ·USB 总线 | 第40-47页 |
| ·多电平系统电路设计 | 第47-48页 |
| ·电路设计中的抗干扰问题 | 第48-51页 |
| ·硬件系统的PCB 实现 | 第51-52页 |
| ·小结 | 第52-53页 |
| 第4章 FPGA 接口逻辑设计 | 第53-71页 |
| ·SDRAM 控制器设计 | 第53-59页 |
| ·SDRAM 存储原理 | 第53-54页 |
| ·SDRAM 控制器结构设计 | 第54-55页 |
| ·SDRAM 控制器功能 | 第55-59页 |
| ·图像采集模块设计 | 第59-64页 |
| ·采集模块结构设计 | 第60-61页 |
| ·颜色插值恢复与转换 | 第61-63页 |
| ·Y_UV 图像写入模块 | 第63-64页 |
| ·单片机接口通信模块设计 | 第64-67页 |
| ·单片机读写译码单元 | 第65页 |
| ·读写控制单元 | 第65-67页 |
| ·DCM 的使用 | 第67-68页 |
| ·逻辑设计的实现、仿真和调试 | 第68页 |
| ·异步系统通信问题 | 第68-70页 |
| ·建立和保持时间 | 第69页 |
| ·两极锁存防止亚稳态 | 第69-70页 |
| ·小结 | 第70-71页 |
| 第5章 图像监控的原型系统软件设计 | 第71-80页 |
| ·原型系统单片机程序设计 | 第71-75页 |
| ·USB 通信协议的实现 | 第71-73页 |
| ·单片机与PC 主机通信协议 | 第73-75页 |
| ·PC 端控制程序设计 | 第75-79页 |
| ·同USB 设备的通信 | 第75-77页 |
| ·多线程程序结构设计 | 第77-79页 |
| ·小结 | 第79-80页 |
| 第6章 JPEG2000 编码芯片综合验证技术 | 第80-88页 |
| ·动态仿真 | 第80-81页 |
| ·形式验证 | 第81-82页 |
| ·静态时序分析 | 第82-85页 |
| ·静态时序分析的定义 | 第82-83页 |
| ·静态时序分析的工作原理 | 第83页 |
| ·时序异常 | 第83页 |
| ·综合前STA | 第83-84页 |
| ·综合后STA | 第84页 |
| ·静态时序分析和动态仿真的不同点 | 第84-85页 |
| ·信号完整性分析 | 第85-87页 |
| ·入侵者和受害者 | 第86页 |
| ·SI 和串扰效应 | 第86-87页 |
| ·小结 | 第87-88页 |
| 第7章 总结 | 第88-90页 |
| 参考文献 | 第90-92页 |
| 致谢 | 第92页 |
| 声明 | 第92-93页 |
| 附录 | 第93-123页 |
| 个人简历、在学期间发表的学术论文与研究成果 | 第123页 |