摘要 | 第1-6页 |
Abstract | 第6-16页 |
第一章 引言 | 第16-20页 |
·OFDM 与MIMO 的发展现状 | 第16-17页 |
·未来的通信发展 | 第17-18页 |
·本文的主要研究内容 | 第18-19页 |
·课题来源 | 第18页 |
·主要研究内容 | 第18页 |
·论文结构及结构安排 | 第18-19页 |
·本章小结 | 第19-20页 |
第二章 OFDM 系统中的时频同步算法 | 第20-34页 |
·OFDM 系统介绍 | 第20-25页 |
·本项目系统主要技术指标 | 第20-23页 |
·OFDM 系统帧结构 | 第23-24页 |
·系统对同步的要求 | 第24-25页 |
·OFDM 系统帧同步算法研究 | 第25-26页 |
·基于相关检测的帧捕获方法 | 第25页 |
·门限分析 | 第25-26页 |
·OFDM 系统频率同步算法研究 | 第26-29页 |
·OFDM 系统中频偏对相关峰影响的分析 | 第29-30页 |
·频率同步算法仿真结果 | 第30-32页 |
·时频同步方案 | 第32-33页 |
·本章小结 | 第33-34页 |
第三章 时频同步的FPGA 实现 | 第34-60页 |
·OFDM 系统的总体硬件结构 | 第34-35页 |
·接收板内FPGA 的结构 | 第35-36页 |
·ADC 接口 | 第36页 |
·IQ 解调模块 | 第36-39页 |
·下采样和FIR 滤波器 | 第39页 |
·同步模块的FPGA 设计与实现 | 第39-46页 |
·帧同步模块 | 第39-44页 |
·频率同步模块的实现 | 第44-46页 |
·OFDM 解调的实现 | 第46-50页 |
·OFDM 解调原理图 | 第46-47页 |
·OFDM 解调模块的实现 | 第47-50页 |
·FPGA 通过双口RAM1 与DSP_1 之间的通信 | 第50-56页 |
·双口RAM1 的操作 | 第51-52页 |
·DSP1 接口的状态机 | 第52-56页 |
·FPGA 通过R5232 接口与PC 之间的通信 | 第56-58页 |
·R5232 串口通信简介 | 第56页 |
·R5232 接口设计 | 第56-57页 |
·R5232 接口与DSP 接口的联系 | 第57-58页 |
·系统资源占用情况 | 第58-59页 |
·本章小结 | 第59-60页 |
第四章 HPA 非线性信道均衡技术 | 第60-70页 |
·OFDM 系统中HPA 非线性处理 | 第60-62页 |
·预失真技术 | 第60-61页 |
·非线性信道均衡技术 | 第61-62页 |
·PA 模型 | 第62-64页 |
·PANC 算法与其完善 | 第64-65页 |
·信道估计 | 第65-66页 |
·模型的非线性部分估计的回避 | 第66-68页 |
·仿真结果 | 第68-69页 |
·本章小结 | 第69-70页 |
第五章 测试与性能分析 | 第70-76页 |
·FPGA 的硬件验证过程 | 第70-71页 |
·测试与性能分析 | 第71-75页 |
·系统要求信噪比下的时间同步性能测试 | 第71-74页 |
·中频直连环境下的测试 | 第74-75页 |
·本章小结 | 第75-76页 |
第六章 总结 | 第76-78页 |
·本文主要工作内容 | 第76页 |
·下一步研究工作 | 第76-78页 |
致谢 | 第78-79页 |
参考文献 | 第79-82页 |
硕士研究生期间的研究成果 | 第82-83页 |
个人简历 | 第83-84页 |