通信SoC RapidIO验证平台设计
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第13-14页 |
缩略语对照表 | 第14-17页 |
第一章 绪论 | 第17-23页 |
1.1 RapidIO技术发展背景 | 第17页 |
1.2 RapidIO技术前景及应用 | 第17-18页 |
1.3 IP集成与验证技术研究 | 第18-20页 |
1.4 论文研究内容和结构安排 | 第20-21页 |
1.4.1 论文研究内容 | 第20-21页 |
1.4.2 论文结构安排 | 第21页 |
1.5 本章小结 | 第21-23页 |
第二章 总线协议概述 | 第23-35页 |
2.1 RapidIO协议 | 第23-31页 |
2.1.1 逻辑与传输层 | 第24-26页 |
2.1.2 物理层 | 第26-27页 |
2.1.3 RapidIO操作类型与包格式 | 第27-31页 |
2.2 AMBA总线协议 | 第31-34页 |
2.2.1 AHB总线结构与信号简述 | 第32-33页 |
2.2.2 APB总线结构与信号简述 | 第33-34页 |
2.3 本章小结 | 第34-35页 |
第三章 验证策划与平台设计 | 第35-59页 |
3.1 RapidIO验证策划 | 第35-42页 |
3.1.1 RapidIO发送功能验证 | 第35-39页 |
3.1.2 RapidIO接收功能验证 | 第39-41页 |
3.1.3 RapidIO寄存器功能验证 | 第41-42页 |
3.2 验证平台搭建 | 第42-58页 |
3.2.1 验证环境与SoC架构 | 第43-46页 |
3.2.2 驱动模块 | 第46-53页 |
3.2.3 操作转换与响应 | 第53-54页 |
3.2.4 初始化与空闲等待 | 第54-56页 |
3.2.5 监控模块 | 第56-58页 |
3.3 本章小结 | 第58-59页 |
第四章 RapidIO验证与仿真结果分析 | 第59-79页 |
4.1 虚拟平台验证 | 第59-73页 |
4.1.1 维护操作 | 第59-60页 |
4.1.2 发送读写操作 | 第60-66页 |
4.1.3 远端读写操作 | 第66-71页 |
4.1.4 门铃 | 第71-73页 |
4.2 FPGA平台验证 | 第73-77页 |
4.2.1 FPGA验证软硬件环境 | 第73-75页 |
4.2.2 通道测试与速率测试 | 第75-77页 |
4.3 本章小结 | 第77-79页 |
第五章 总结与展望 | 第79-81页 |
参考文献 | 第81-83页 |
致谢 | 第83-85页 |
作者简介 | 第85-86页 |