摘要 | 第3-4页 |
Abstract | 第4页 |
第一章 绪论 | 第7-11页 |
1.1 研究背景及意义 | 第7-8页 |
1.2 国内外研究现状及面临的问题 | 第8-10页 |
1.3 论文的主要工作和结构安排 | 第10-11页 |
第二章 雷达信号处理机相关基础知识 | 第11-25页 |
2.1 引言 | 第11页 |
2.2 雷达信号处理机概要 | 第11-13页 |
2.2.1 雷达信号处理机在系统中的作用 | 第11-12页 |
2.2.2 雷达信号处理机需要处理的信号 | 第12-13页 |
2.3 带通采样与模数转换器 | 第13-17页 |
2.3.1 理想采样与采样定理 | 第13-15页 |
2.3.2 带通信号的采样 | 第15-16页 |
2.3.3 模数转换器 | 第16-17页 |
2.4 DSP系统设计基础 | 第17-20页 |
2.4.1 数字信号处理器的基本概念 | 第17-18页 |
2.4.2 数字信号处理器的特点 | 第18-19页 |
2.4.3 ADI公司DSP简介 | 第19-20页 |
2.5 FPGA系统设计基础 | 第20-24页 |
2.5.1 FPGA工作原理 | 第20-22页 |
2.5.2 FPGA芯片结构 | 第22-23页 |
2.5.3 Xilinx FPGA简介 | 第23-24页 |
2.6 本章小结 | 第24-25页 |
第三章 雷达信号处理机的硬件设计 | 第25-39页 |
3.1 引言 | 第25页 |
3.2 雷达信号处理机硬件结构概述 | 第25-26页 |
3.3 DSP部分介绍 | 第26-28页 |
3.3.1 ADSP-TS101S的特点 | 第26-27页 |
3.3.2 DSP的配置 | 第27-28页 |
3.4 复位电路 | 第28-29页 |
3.5 时钟电路 | 第29-31页 |
3.6 AD采样电路 | 第31-32页 |
3.7 存储器电路 | 第32-33页 |
3.8 FPGA电路模块 | 第33-35页 |
3.9 USB接口电路 | 第35-36页 |
3.10 电源电路 | 第36-37页 |
3.11 硬件电路板电气设计 | 第37-38页 |
3.12 本章小结 | 第38-39页 |
第四章 雷达信号处理机的软件设计 | 第39-57页 |
4.1 引言 | 第39页 |
4.2 雷达信号处理机的软件架构概述 | 第39-40页 |
4.3 接口控制FPGA逻辑介绍 | 第40-44页 |
4.3.1 DSP复位在FPGA中的实现 | 第40-42页 |
4.3.2 DSP与FPGA的通信设计 | 第42-44页 |
4.4 数字下变频及FFT在信号处理FPGA中的实现 | 第44-50页 |
4.4.1 数字下变频概述 | 第44-45页 |
4.4.2 NCO的FPGA设计 | 第45-46页 |
4.4.3 CIC滤波器的FPGA设计 | 第46-48页 |
4.4.4 HB滤波器的FPGA设计 | 第48-49页 |
4.4.5 FIR滤波器的FPGA设计 | 第49页 |
4.4.6 FFT在FPGA中的设计 | 第49-50页 |
4.5 DSP软件设计 | 第50-54页 |
4.5.1 DSP测试算法介绍 | 第50-52页 |
4.5.2 DSP的程序的烧写 | 第52-54页 |
4.6 整机测试与分析 | 第54-55页 |
4.7 本章小结 | 第55-57页 |
第五章 总结与展望 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-64页 |