目录 | 第3-5页 |
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 引言 | 第8-11页 |
1.1 论文的研究背景 | 第8-9页 |
1.2 论文的主要工作和创新 | 第9-10页 |
1.3 论文的组织安排 | 第10-11页 |
第2章 锁相环型频率综合器概述 | 第11-30页 |
2.1 锁相环型频率综合器概述 | 第11-13页 |
2.2 相位噪声的分析和建模 | 第13-24页 |
2.2.1 相位噪声的基本概念 | 第13-16页 |
2.2.2 相位噪声的建模和仿真 | 第16-24页 |
2.3 环路参数的设计及优化 | 第24-29页 |
2.3.1 环路参数的设计 | 第24-27页 |
2.3.2 环路稳定性分析 | 第27-29页 |
2.4 本章小结 | 第29-30页 |
第3章 多模频率综合器的系统架构及关键模块电路设计 | 第30-63页 |
3.1 GSM/WCDMA系统指标定义 | 第30-31页 |
3.2 多模频率综合器的系统架构设计 | 第31-32页 |
3.3 压控振荡器的研究与设计 | 第32-43页 |
3.3.1 交叉耦合(Cross-coupled)振荡器 | 第33-34页 |
3.3.2 科尔皮兹(Colpitts)振荡器 | 第34-36页 |
3.3.3 压控振荡器的相位噪声 | 第36-40页 |
3.3.4 压控振荡器相位噪声的优化 | 第40-41页 |
3.3.5 宽带电感电容压控振荡器的设计 | 第41-43页 |
3.4 ∑-△调制器的研究与设计 | 第43-52页 |
3.4.1 分数分频的基本原理 | 第43-45页 |
3.4.2 ∑-△调制器的设计考虑 | 第45-49页 |
3.4.3 高阶∑-△调制器结构比较 | 第49-50页 |
3.4.4 3阶3比特单环∑-△调制器的设计 | 第50-52页 |
3.5 自动频率校准技术的研究与设计 | 第52-61页 |
3.5.1 数字AFC技术比较 | 第53-56页 |
3.5.2 AFC的校准精度和速度 | 第56-59页 |
3.5.3 一种高速高精度AFC技术 | 第59-61页 |
3.6 本章小结 | 第61-63页 |
第4章 芯片设计实例及测试结果 | 第63-75页 |
4.1 电路设计 | 第63-71页 |
4.1.1 设计指标 | 第63-64页 |
4.1.2 压控振荡器 | 第64页 |
4.1.3 鉴频鉴相器 | 第64-65页 |
4.1.4 电荷泵的设计 | 第65-67页 |
4.1.5 可编程分频器 | 第67-70页 |
4.1.6 其他模块设计 | 第70-71页 |
4.2 测试验证 | 第71-74页 |
4.3 本章小结 | 第74-75页 |
第5章 总结与展望 | 第75-77页 |
5.1 工作总结 | 第75页 |
5.2 未来展望 | 第75-77页 |
参考文献 | 第77-80页 |
致谢 | 第80-81页 |