| 摘要 | 第1-6页 |
| ABSTRACT | 第6-8页 |
| 致谢 | 第8-14页 |
| 第一章 绪论 | 第14-18页 |
| ·视频 ADC 概述 | 第14-15页 |
| ·研究现状及意义 | 第15-17页 |
| ·论文主要工作及组织结构 | 第17-18页 |
| 第二章 可应用于视频系统的流水线 ADC | 第18-29页 |
| ·视频 ADC 的工作原理 | 第18-20页 |
| ·视频信号格式 | 第18-19页 |
| ·视频 ADC 主要架构 | 第19页 |
| ·视频 ADC 对其中 ADC 的性能要求 | 第19-20页 |
| ·流水线 ADC 的基本原理 | 第20-28页 |
| ·流水线 ADC 的工作原理 | 第20-21页 |
| ·采样保持电路 | 第21-23页 |
| ·MDAC 电路 | 第23-25页 |
| ·Sub-ADC 电路 | 第25-26页 |
| ·数字延迟校正电路 | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 第三章 12 位流水线 ADC 非理想因素分析及系统架构设计 | 第29-44页 |
| ·流水线 ADC 噪声分析 | 第29-32页 |
| ·开关热噪声 | 第29-30页 |
| ·运放噪声 | 第30-32页 |
| ·总体噪声参数要求 | 第32页 |
| ·流水线 ADC 功耗分析 | 第32-35页 |
| ·采样保持和 MDAC 电路的功耗 | 第33-34页 |
| ·Sub-ADC 电路功耗 | 第34-35页 |
| ·流水线 ADC 中失调和失真分析 | 第35-39页 |
| ·电容失配 | 第35-36页 |
| ·晶体管失配 | 第36-37页 |
| ·流水线 ADC 中的失真 | 第37-39页 |
| ·流水线 ADC 系统架构设计及优化 | 第39-43页 |
| ·首级精度的选择及优化 | 第39-41页 |
| ·级精度分配和采样电容选取 | 第41-43页 |
| ·本章小结 | 第43-44页 |
| 第四章 12 位流水线 ADC 系统建模 | 第44-64页 |
| ·前端采样保持(SHA)系统建模 | 第44-51页 |
| ·理想采样保持建模 | 第44页 |
| ·采样保持模块开关热噪声和运放噪声建模 | 第44-45页 |
| ·运放和采保增益误差建模 | 第45-46页 |
| ·时钟抖动建模 | 第46-48页 |
| ·运放输出信号不完全建立建模 | 第48-50页 |
| ·实际采样保持电路整体模型及其仿真结果 | 第50-51页 |
| ·流水线首级建模 | 第51-58页 |
| ·2.5bit 流水线首级建模建模 | 第51-54页 |
| ·带有非理想因素的 2.5bit 流水线首级模型 | 第54-55页 |
| ·2.5bit 首级流水线仿真结果 | 第55-56页 |
| ·3.5bit/级流水线首级建模 | 第56-57页 |
| ·3.5bit 流水线首级模型及仿真结果 | 第57-58页 |
| ·后级流水级建模 | 第58-60页 |
| ·1.5bit/级流水线建模 | 第58-59页 |
| ·3bit flash ADC 建模 | 第59-60页 |
| ·流水线 ADC 整体性能仿真 | 第60-63页 |
| ·12 位流水线 ADC Simulink 模型动态性能仿真 | 第60-62页 |
| ·12 位流水线 ADC Simulink 模型静态性能仿真 | 第62-63页 |
| ·本章小结 | 第63-64页 |
| 第五章 前端采样保持模块电路设计 | 第64-70页 |
| ·电容翻转采样保持模块运算放大器设计 | 第64-67页 |
| ·运放主体结构设计 | 第64-65页 |
| ·共模反馈电路设计 | 第65-66页 |
| ·运放 AC 特性仿真 | 第66-67页 |
| ·衬底调节自举开关设计及仿真 | 第67-68页 |
| ·采样保持电路性能仿真 | 第68-69页 |
| ·本章小结 | 第69-70页 |
| 第六章 总结与展望 | 第70-72页 |
| ·总结 | 第70-71页 |
| ·展望 | 第71-72页 |
| 参考文献 | 第72-76页 |
| 攻读硕士学位期间发表的论文 | 第76-77页 |