RSA加密技术在FPGA动态重构系统安全方面的应用
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-11页 |
| ·课题背景 | 第8-9页 |
| ·课题目标与意义 | 第9页 |
| ·本论文的主要工作 | 第9页 |
| ·论文的章节安排 | 第9-11页 |
| 2 FPGA加密动态重构系统的设计方案 | 第11-20页 |
| ·Xilinx FPGA重构技术 | 第11-15页 |
| ·Xilinx FPGA片结构 | 第11-13页 |
| ·Xilinx FPGA动态重构 | 第13-15页 |
| ·系统的开发环境介绍 | 第15-18页 |
| ·硬件开发平台 | 第15-17页 |
| ·软件开发工具 | 第17-18页 |
| ·加密动态重构系统的设计与实现流程 | 第18-20页 |
| ·确定设计结构 | 第19页 |
| ·模块功能实现与仿真 | 第19页 |
| ·系统综合与设计验证 | 第19-20页 |
| 3 RSA加密IP核的设计 | 第20-41页 |
| ·RSA加密算法 | 第20-30页 |
| ·RSA原理介绍 | 第20-21页 |
| ·蒙哥马利算法及其改进 | 第21-23页 |
| ·本文对采用CSA蒙哥马利算法的改进 | 第23-25页 |
| ·本文对RSA模幂算法的改进 | 第25-30页 |
| ·RSA加密算法的硬件实现 | 第30-38页 |
| ·实现RSA加密软核的系统结构 | 第30-33页 |
| ·RSA加密软核的仿真与测试 | 第33-38页 |
| ·RSA加密IP核的实现 | 第38-41页 |
| 4 FPGA加密动态重构系统的远程配置设计 | 第41-53页 |
| ·系统的整体结构 | 第41-42页 |
| ·系统的硬件设计 | 第42-47页 |
| ·Spartar-3E加密端的系统结构 | 第42-43页 |
| ·Virtex-5动态解密配置端的系统结构 | 第43-46页 |
| ·重构模块设计 | 第46-47页 |
| ·系统的软件设计 | 第47-53页 |
| ·引导装载程序设计 | 第48页 |
| ·Xilkernel内核的搭建 | 第48-50页 |
| ·网络传输程序设计 | 第50-51页 |
| ·动态解密配置程序的设计 | 第51-53页 |
| 5 系统综合与结果验证 | 第53-58页 |
| ·系统综合 | 第53-54页 |
| ·实验现象与结果验证 | 第54-58页 |
| ·比特文件的加密 | 第54-55页 |
| ·解密动态配置 | 第55-56页 |
| ·系统运行现象 | 第56-58页 |
| 结论 | 第58-59页 |
| 参考文献 | 第59-62页 |
| 攻读硕士学位期间发表学术论文情况 | 第62-63页 |
| 致谢 | 第63-64页 |