| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·选题背景 | 第7页 |
| ·计算机总线概述 | 第7-9页 |
| ·PCI-E 系统体系结构及 PCI-E 接口的实现方案 | 第9-12页 |
| ·论文主要工作 | 第12-13页 |
| 第二章 PCI-E 总线结构及基本操作 | 第13-25页 |
| ·PCI-E 总线结构的特点 | 第13-16页 |
| ·PCI-E 总线的分层协议 | 第16-20页 |
| ·事务处理层 | 第16-18页 |
| ·数据链路层 | 第18-19页 |
| ·物理层 | 第19-20页 |
| ·PCI-E 总线的 TLP | 第20-22页 |
| ·TLP 头 | 第20-21页 |
| ·TLP 的类型 | 第21页 |
| ·TLP 的传输方式 | 第21-22页 |
| ·TLP 的路由 | 第22页 |
| ·PCI-E 总线的配置空间 | 第22-24页 |
| ·PCI-E 总线的 DMA 读写 | 第24-25页 |
| 第三章 PCI-E 接口的 FPGA 实现 | 第25-47页 |
| ·PCI-E IP Core 的使用 | 第25-33页 |
| ·IP Core 的基本设置 | 第25-29页 |
| ·配置接口信号 | 第29-31页 |
| ·数据接口信号 | 第31-33页 |
| ·用户逻辑 | 第33-47页 |
| ·BAR 空间 | 第34-36页 |
| ·DMA 控制逻辑 | 第36-43页 |
| ·采集卡的传输延时、带宽与效率分析 | 第43-47页 |
| 第四章 高速数据的硬件采集部分 | 第47-53页 |
| ·采集部分的结构 | 第47页 |
| ·串并转换模块 | 第47-50页 |
| ·异步 FIFO 模块 | 第50-53页 |
| 第五章 软件部分的数据收发与测试 | 第53-57页 |
| ·FPGA 验证结果 | 第53-55页 |
| ·驱动验证结果 | 第55-56页 |
| ·客户端数据文件验证结果 | 第56-57页 |
| 第六章 总结与展望 | 第57-59页 |
| 致谢 | 第59-61页 |
| 参考文献 | 第61-64页 |