面向SOC的UART及DMA控制器IP软核的设计
摘要 | 第1-11页 |
ABSTRACT | 第11-13页 |
第一章 引言 | 第13-17页 |
·课题背景 | 第13-15页 |
·SOC 概述 | 第13页 |
·IP 核概述 | 第13-14页 |
·IP 核发展现状 | 第14-15页 |
·课题来源 | 第15页 |
·论文工作内容及意义 | 第15-17页 |
第二章 使用 DMA 控制的串行通信系统介绍 | 第17-29页 |
·输入/输出系统概述 | 第17-18页 |
·DMA 传输方式 | 第18-21页 |
·DMA 传送的基本特点 | 第19-20页 |
·DMA 方式传送的主要步骤 | 第20-21页 |
·RS-232 串行接口 | 第21-25页 |
·电气特性 | 第22页 |
·机械规约 | 第22-23页 |
·接口信号 | 第23-24页 |
·RS-232 数据格式 | 第24-25页 |
·AMBA 总线系统 | 第25-28页 |
·AMBA 总线系统 | 第25页 |
·AHB 总线 | 第25-27页 |
·APB 总线 | 第27-28页 |
·本章小结 | 第28-29页 |
第三章 UART 和 DMAC的设计 | 第29-61页 |
·UART 的设计 | 第29-39页 |
·UART 设计概述 | 第29-30页 |
·整体结构 | 第30-31页 |
·寄存器模块 | 第31-32页 |
·控制模块 | 第32-33页 |
·波特率产生模块 | 第33-34页 |
·数据发送模块 | 第34-35页 |
·数据接收模块 | 第35-37页 |
·接收数据滤波器 | 第37-38页 |
·实现功能描述 | 第38-39页 |
·dmac 的设计 | 第39-60页 |
·AHB 总线时序 | 第39-46页 |
·接口描述 | 第46-47页 |
·功能描述 | 第47-50页 |
·模块划分 | 第50-52页 |
·dma_slave 模块 | 第52-56页 |
·dma_master 模块 | 第56-57页 |
·控制模块 | 第57页 |
·计算模块 | 第57-60页 |
·本章小结 | 第60-61页 |
第四章 UART 和 DMAC 的验证 | 第61-73页 |
·功能验证 | 第61-68页 |
·功能验证概述 | 第61-62页 |
·验证内容及步骤 | 第62-63页 |
·UART 仿真波形及覆盖率分析 | 第63-65页 |
·DMAC仿真波形及覆盖率分析 | 第65-68页 |
·综合后的性能验证 | 第68-72页 |
·逻辑综合 | 第68-69页 |
·等效性验证 | 第69-70页 |
·静态时序分析概述 | 第70-71页 |
·扫描测试技术概述 | 第71-72页 |
·本章小结 | 第72-73页 |
第五章 总结 | 第73-75页 |
·论文设计总结 | 第73-74页 |
·研究展望 | 第74-75页 |
附录 1: 逻辑综合报告 | 第75-77页 |
附录 2: 等效性验证报告 | 第77-78页 |
附录 3: 静态时序分析报告 | 第78-82页 |
附录 4: 扫描链插入,自动测试向量生成报告 | 第82-84页 |
参考文献 | 第84-86页 |
致谢 | 第86-87页 |
学位论文评阅及答辩情况表 | 第87页 |