基于PC755和PC107A的单板计算机的开发
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-13页 |
·课题背景 | 第10页 |
·课题研究意义 | 第10-11页 |
·工作任务及论文结构 | 第11-12页 |
·本章小结 | 第12-13页 |
第二章 单板计算机整体架构 | 第13-21页 |
·工业控制和数字信号处理技术简介 | 第13-14页 |
·工业控制技术简介 | 第13页 |
·数字信号处理技术简介 | 第13-14页 |
·单板计算机的技术指标 | 第14-15页 |
·硬件技术指标 | 第14-15页 |
·软件技术指标 | 第15页 |
·核心处理模块的器件选型 | 第15-18页 |
·PowerPC选型 | 第15-18页 |
·北桥芯片 | 第18页 |
·核心处理模块的技术指标 | 第18-19页 |
·单板计算机的实际硬件技术指标和结构框图 | 第19-20页 |
·单板计算机实际硬件技术指标 | 第19-20页 |
·单板计算机硬件结构框图 | 第20页 |
·本章小结 | 第20-21页 |
第三章 单板计算机的硬件设计 | 第21-40页 |
·核心处理模块的设计 | 第21-25页 |
·核心处理模块的工作模式的配置 | 第21-22页 |
·上电复位配置 | 第22-23页 |
·时钟设计 | 第23-24页 |
·JTAG口和引导Flash | 第24-25页 |
·电源设计 | 第25-27页 |
·电源模块设计 | 第25页 |
·电源层设计 | 第25-27页 |
·SDRAM的设计 | 第27-28页 |
·中断设计 | 第28页 |
·PCI总线 | 第28页 |
·本地总线 | 第28-29页 |
·网络接口设计 | 第29页 |
·应用FLASH设计 | 第29-30页 |
·实时时钟设计 | 第30页 |
·串行接口设计 | 第30-31页 |
·并行接口设计 | 第31页 |
·定时器设计 | 第31页 |
·看门狗设计 | 第31页 |
·FPGA设计总结 | 第31-34页 |
·ISE开发平台和Verilog设计语言 | 第32-33页 |
·串行中断的FPGA设计 | 第33页 |
·Local Bus2的FPGA设计 | 第33-34页 |
·外部扩展插头 | 第34页 |
·单板计算机外形图 | 第34-35页 |
·1553B通信系统 | 第35-38页 |
·控制DSP | 第36-37页 |
·双口存储器 | 第37页 |
·1553B接口芯片 | 第37-38页 |
·测试系统的硬件设计 | 第38-39页 |
·本章小结 | 第39-40页 |
第四章 单板计算机系统资源的分配 | 第40-43页 |
·地址空间的分配 | 第40-41页 |
·核心处理模块的地址空间资源 | 第40-41页 |
·单板计算机地址空间分配 | 第41页 |
·中断资源的分配 | 第41-42页 |
·本章小结 | 第42-43页 |
第五章 VXWORKS操作系统的建立 | 第43-51页 |
·VXWORKS操作系统介绍 | 第43-45页 |
·VxWorks操作系统的组成 | 第43-44页 |
·VxWorks的特点 | 第44-45页 |
·VXWORKS的开发平台TORNADO | 第45-47页 |
·VXWORKS操作系统的引导和建立 | 第47-50页 |
·VxWorks BSP的开发 | 第47-48页 |
·操作系统引导文件BootROM | 第48页 |
·操作系统镜像文件VxWorks | 第48-50页 |
·硬件接口函数和自检代码设计 | 第50页 |
·硬件接口函数 | 第50页 |
·自检代码设计 | 第50页 |
·本章小结 | 第50-51页 |
第六章 单板计算机的调试与测试 | 第51-56页 |
·上电调试 | 第51-54页 |
·上电准备和检查 | 第51页 |
·上电和终端显示 | 第51-52页 |
·格式化Flash | 第52-53页 |
·拷贝测试代码 | 第53-54页 |
·自检测试 | 第54-55页 |
·系统试用 | 第55-56页 |
第七章 总结与展望 | 第56-58页 |
·论文总结 | 第56页 |
·对进一步设计的展望 | 第56-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-60页 |