摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
1 绪论 | 第10-15页 |
·研究背景和意义 | 第10-11页 |
·嵌入式网络接入技术的国内外发展现状 | 第11-13页 |
·论文的主要工作和内容安排 | 第13-15页 |
2 嵌入式网络控制器的SOC 架构设计 | 第15-23页 |
·SOC 设计方法研究 | 第15-17页 |
·嵌入式网络控制器的 SOC 架构研究 | 第17-22页 |
·本章小结 | 第22-23页 |
3 单周期高性能8 位微控制器IP 核的设计 | 第23-43页 |
·标准8051 的结构与时序分析 | 第23-25页 |
·传统8 位微控制器的设计不足 | 第25-26页 |
·单周期8 位微控制器的IP 核设计 | 第26-36页 |
·性能提高 | 第36-42页 |
·本章小结 | 第42-43页 |
4 以太网接口模块IP 核研究 | 第43-62页 |
·介质访问控制层(MAC)协议研究 | 第43-47页 |
·网络接口模块功能设计 | 第47-61页 |
·本章小结 | 第61-62页 |
5 嵌入式网络控制器SOC 设计的整合技术 | 第62-91页 |
·内部数据区共享机制 | 第62-63页 |
·ISP 更新模式 | 第63-65页 |
·IAP 设计 | 第65-67页 |
·存储空间映射模式设计 | 第67-71页 |
·微控制器与外接存储设备的时序控制 | 第71-74页 |
·可测性设计与实现 | 第74-90页 |
·本章小结 | 第90-91页 |
6 嵌入式网络控制SOC 芯片的FIRMWARE 研究 | 第91-99页 |
·嵌入式TCP/IP 协议栈研究 | 第91-93页 |
·TCP/IP 协议栈的数据流向 | 第93-94页 |
·基于TCP/IP 协议的数据BUFFER 分配机制 | 第94-95页 |
·FIRMWARE 设计 | 第95-98页 |
·本章小结 | 第98-99页 |
7 系统验证与后端设计 | 第99-122页 |
·SOC 仿真平台设计 | 第99-109页 |
·FPGA 验证 | 第109-112页 |
·综合设计 | 第112-117页 |
·版图设计 | 第117-118页 |
·门级后仿真 | 第118-120页 |
·芯片实测结果 | 第120-121页 |
·本章小结 | 第121-122页 |
8 总结 | 第122-124页 |
致谢 | 第124-125页 |
参考文献 | 第125-132页 |
附录1 攻读学位期间发表的论文 | 第132-133页 |
附录2 芯片内部实拍照片 | 第133页 |