10位40MHz流水线模数转换器的设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·课题的目的和意义 | 第7-8页 |
·国内外的研究状况 | 第8-9页 |
·论文的组织结构 | 第9-11页 |
第二章 模数转换电路的设计基础 | 第11-19页 |
·模数转换原理 | 第11-13页 |
·模数转换器的结构介绍 | 第13-16页 |
·模数转换器的性能参数 | 第16-19页 |
第三章 流水线 ADC的结构设计及算法分析 | 第19-29页 |
·流水线 A/D转换器的体系结构 | 第19-20页 |
·体系结构的改进 | 第20-23页 |
·算法分析 | 第23-29页 |
第四章 单元电路设计及仿真 | 第29-63页 |
·采样保持电路的设计 | 第29-40页 |
·采样原理 | 第29-30页 |
·CMOS开关 | 第30-32页 |
·开关的非理想因素 | 第32-33页 |
·结构设计 | 第33-35页 |
·时序设计 | 第35-36页 |
·误差分析 | 第36-38页 |
·采样保持电路的仿真 | 第38-40页 |
·余量增益电路的设计 | 第40-44页 |
·结构设计 | 第40-42页 |
·余量增益电路的误差分析 | 第42-43页 |
·仿真结果 | 第43-44页 |
·运算放大器的设计 | 第44-53页 |
·运放的设计要求 | 第44-46页 |
·结构的选取 | 第46-47页 |
·增益的提高 | 第47-49页 |
·共模反馈电路 | 第49-51页 |
·仿真结果 | 第51-53页 |
·子ADC的设计 | 第53-56页 |
·比较器的设计 | 第54-55页 |
·比较器仿真结果 | 第55-56页 |
·时钟发生器的设计 | 第56-58页 |
·时钟产生电路 | 第56-57页 |
·仿真结果 | 第57-58页 |
·数字校正电路的设计 | 第58-59页 |
·参考源的设计 | 第59-63页 |
·参考电位的产生 | 第59-60页 |
·带隙基准电路及仿真结果 | 第60-63页 |
第五章 流水线 ADC的整体性能仿真 | 第63-67页 |
第六章 总结 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-73页 |
研究成果 | 第73页 |