| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·研究的目的和意义 | 第7-8页 |
| ·国外相关领域的发展概况 | 第8-9页 |
| 第二章 系统总体设计 | 第9-11页 |
| ·系统整体性能估计 | 第9-11页 |
| ·数据传输带宽 | 第10页 |
| ·运算处理能力 | 第10-11页 |
| 第三章 Camera Link相机接口 | 第11-20页 |
| ·Camera Link简介 | 第11-13页 |
| ·LVDS技术简介和主要特点 | 第11-12页 |
| ·LVDS信号电平特性 | 第12-13页 |
| ·差分信号抗噪特性 | 第13页 |
| ·Camera Link的信号需求 | 第13-18页 |
| ·DSP EMIF口和Camera Link相机的硬件接口 | 第18-20页 |
| 第四章 基于DSP的控制和处理单元 | 第20-37页 |
| ·DSP简介 | 第20-21页 |
| ·DSP的器件选型 | 第21-22页 |
| ·DM642的主要特性 | 第22-23页 |
| ·DM642内核介绍 | 第23-24页 |
| ·DSP的硬件设计 | 第24-37页 |
| ·DSP电源电路设计 | 第25页 |
| ·DSP复位和电源监控电路设计 | 第25-26页 |
| ·DSP时钟电路设计 | 第26-27页 |
| ·JTAG边界扫描 | 第27页 |
| ·DSP的EMIF接口设计 | 第27-34页 |
| ·EMIF接口的访问能力 | 第27页 |
| ·EMIF的接口信号 | 第27-28页 |
| ·EMIF的接口操作时序 | 第28-30页 |
| ·本系统中EMIF的接口设计 | 第30-34页 |
| 1) EMIF接口的分配 | 第30页 |
| 2) SDRAM接口设计 | 第30-32页 |
| 3) FLASH接口设计 | 第32-34页 |
| ·DM642的视频口 | 第34页 |
| ·DSP的HPI接口设计 | 第34-37页 |
| ·HPI接口的概述 | 第34-35页 |
| ·HPI的接口信号 | 第35-37页 |
| 第五章 PCI总线接口设计 | 第37-53页 |
| ·PCI总线简介 | 第37页 |
| ·PCI总线结构 | 第37-38页 |
| ·PCI总线的主要性能 | 第38-39页 |
| ·PCI总线信号定义 | 第39-41页 |
| ·PCI编址 | 第41页 |
| ·PCI配置空间 | 第41-43页 |
| ·PCI数据传输机制 | 第43-45页 |
| ·PCI总线读操作 | 第44-45页 |
| ·PCI总线写操作 | 第45页 |
| ·PCI局部总线的64位66M扩展 | 第45-47页 |
| ·64位数据和64位寻址传送能力 | 第46页 |
| ·64位寻址 | 第46-47页 |
| ·66MHz PCI的实现 | 第47页 |
| ·PCI接口电路设计方法 | 第47-50页 |
| ·PCI 9656工作方式 | 第50-53页 |
| ·串行EEPROM | 第51-53页 |
| 第六章 视频叠加FPGA及视频编码输出 | 第53-62页 |
| ·OSD FPGA的选用和配置方式 | 第53-54页 |
| ·FPGA内部结构 | 第54-59页 |
| ·视频接口(Video Interface) | 第55-56页 |
| ·地址解码器 | 第56页 |
| ·寄存器 | 第56页 |
| ·OSD数据FIFO | 第56-57页 |
| ·DMA事件发生器 | 第57页 |
| ·控制逻辑 | 第57页 |
| ·OSD拆包模块 | 第57-58页 |
| ·OSD颜色表 | 第58-59页 |
| ·OSD数据混和器 | 第59页 |
| ·DDR模块 | 第59页 |
| ·显示事件和处理过程 | 第59-60页 |
| ·视频编码模块概述 | 第60页 |
| ·THS8200简介 | 第60-61页 |
| ·THS8200与DM642的接口实现 | 第61-62页 |
| 全文总结与展望 | 第62-63页 |
| 参考文献 | 第63-65页 |
| 攻读硕士学位期间发表的论文 | 第65-66页 |
| 致谢 | 第66页 |