摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-16页 |
§1-1 引言 | 第10-12页 |
§1-2 国内外研究现状 | 第12-14页 |
1-2-1 国外研究现状 | 第12-13页 |
1-2-2 国内研究现状 | 第13-14页 |
§1-3 HART通信协议的主要特点 | 第14页 |
§1-4 本课题主要研究内容 | 第14-16页 |
第二章 HART通信协议工作原理介绍 | 第16-25页 |
§2-1 HART通信协议概述 | 第16页 |
§2-2 HART通信协议模型 | 第16-21页 |
2-2-1 物理层规范 | 第16-17页 |
2-2-2 数据链路层规范 | 第17-20页 |
2-2-2-1 设备类型 | 第17页 |
2-2-2-2 HART帧格式 | 第17-19页 |
2-2-2-3 HART帧编码 | 第19页 |
2-2-2-4 数据链路层服务 | 第19-20页 |
2-2-3 应用层协议规范 | 第20-21页 |
2-2-4 三层间的功能关系 | 第21页 |
§2-3 HART通信协议分析 | 第21-23页 |
2-3-1 HART协议消息包的起始和结束时的问题 | 第21页 |
2-3-2 时限规则 | 第21-22页 |
2-3-3 典型HART消息结构分析 | 第22-23页 |
§2-4 HART协议工作流程 | 第23-24页 |
§2-5 本章小结 | 第24-25页 |
第三章 HART协议智能变送器系统硬件设计 | 第25-39页 |
§3-1 系统整体设计方案 | 第25-28页 |
3-1-1 系统整体方案的确定 | 第25-28页 |
3-1-1-1 单点模式通信 | 第26页 |
3-1-1-2 多点模式通信 | 第26-27页 |
3-1-1-3 单点模式与多点模式通信的比较 | 第27页 |
3-1-1-4 总体方案的确定 | 第27-28页 |
§3-2 系统硬件电路设计与分析 | 第28-38页 |
3-2-1 硬件整体设计方案 | 第28-29页 |
3-2-2 硬件电路各个模块的实现 | 第29-38页 |
3-2-2-1 传感器模块 | 第29页 |
3-2-2-2 微处理器模块(MCU) | 第29-30页 |
3-2-2-3 A/D模块的选用及其与微处理器的接口 | 第30-31页 |
3-2-2-4 D/A模块的功能及与微处理器的接口设计 | 第31-33页 |
3-2-2-5 HART通信模块 | 第33-38页 |
§3-3 本章小结 | 第38-39页 |
第四章 系统软件设计和调试 | 第39-55页 |
§4-1 PIC单片机软件仿真和开发工具 | 第39页 |
4-1-1 MPLAB开发工具主要特点 | 第39页 |
4-1-2 MPASM的环境使用 | 第39页 |
§4-2 PIC汇编语言的编程特点 | 第39-40页 |
§4-3 智能变送器系统软件结构 | 第40-41页 |
§4-4 智能变送器的通信机制及工作过程 | 第41-43页 |
4-4-1 上位机软件的通信机制及工作过程 | 第41页 |
4-4-2 下位机软件的通信机制及工作过程 | 第41-43页 |
§4-5 监控程序 | 第43-44页 |
§4-6 测控程序 | 第44-48页 |
4-6-1 数据采集和数据输出程序及其初始化 | 第44-45页 |
4-6-2 信息融合技术 | 第45-48页 |
§4-7 通信程序 | 第48-53页 |
4-7-1 HART协议数据链路层的实现 | 第49-50页 |
4-7-2 HART协议应用层的实现 | 第50-53页 |
§4-8 软件抗干扰和可靠性设计 | 第53-54页 |
4-8-1 MCU抗干扰技术 | 第53页 |
4-8-2 软件可靠性设计 | 第53-54页 |
§4-9 本章小结 | 第54-55页 |
第五章 现场调试及结论 | 第55-58页 |
§5-1 HART通信组态软件的功能 | 第55页 |
§5-2 安装和调试 | 第55-56页 |
§5-3 结论 | 第56-58页 |
参考文献 | 第58-60页 |
附录A | 第60-61页 |
致谢 | 第61-62页 |
攻读学位期间所取得的相关科研成果 | 第62页 |