一个10位70兆赫兹流水线模数转换器的设计与研究
| 摘要 | 第2-3页 |
| Abstract | 第3页 |
| 第一章 引言 | 第6-8页 |
| 1.1 研究背景 | 第6-7页 |
| 1.2 主要工作及论文组织结构 | 第7-8页 |
| 第二章 流水线模数转换器概述 | 第8-18页 |
| 2.1 模数转换器简介 | 第8页 |
| 2.2 模数转换器的性能指标 | 第8-10页 |
| 2.2.1 静态指标 | 第8-9页 |
| 2.2.2 动态指标 | 第9-10页 |
| 2.2.3 优值FoM | 第10页 |
| 2.3 各种模数转换器的性能比较 | 第10-11页 |
| 2.4 流水线模数转换器原理 | 第11-13页 |
| 2.5 流水线模数转换器中的非理想因素 | 第13-18页 |
| 2.5.1 MOS开关的非理想性 | 第14-15页 |
| 2.5.2 余量增益非理想性 | 第15-16页 |
| 2.5.3 失配 | 第16-18页 |
| 第三章 低功耗设计技术 | 第18-35页 |
| 3.1 流水线模数转换器功耗分析 | 第18-20页 |
| 3.2 系统级低功耗技术 | 第20-29页 |
| 3.2.1 无采样保持电路 | 第20-22页 |
| 3.2.2 运放共享技术 | 第22-26页 |
| 3.2.3 电容等比例缩小技术 | 第26-27页 |
| 3.2.4 流水线级分辨率的选择 | 第27-29页 |
| 3.3 电路级低功耗技术 | 第29-35页 |
| 3.3.1 低功耗运算放大器 | 第29-34页 |
| 3.3.2 压摆率增强电路 | 第34-35页 |
| 第四章 10位70兆流水线ADC电路设计 | 第35-83页 |
| 4.1 系统指标与结构选取 | 第35-43页 |
| 4.1.1 系统性能指标 | 第35页 |
| 4.1.2 系统结构确定 | 第35-41页 |
| 4.1.3 系统噪声分配 | 第41-43页 |
| 4.2 电路设计 | 第43-81页 |
| 4.2.1 无采样保持前端设计 | 第43-51页 |
| 4.2.2 余量增益电路设计 | 第51-79页 |
| 4.2.3 开关电容比较器设计 | 第79-80页 |
| 4.2.4 时钟电路设计 | 第80-81页 |
| 4.3 整体模数转换器仿真结果 | 第81-83页 |
| 第五章 芯片实现 | 第83-87页 |
| 5.1 偏置电路设计 | 第83页 |
| 5.2 版图实现 | 第83-87页 |
| 5.2.1 版图的对称性 | 第83-85页 |
| 5.2.2 隔离与屏蔽 | 第85-86页 |
| 5.2.3 总体版图设计 | 第86-87页 |
| 第六章 总结与展望 | 第87-88页 |
| 6.1 目前工作总结 | 第87页 |
| 6.2 未来研究展望 | 第87-88页 |
| 参考文献 | 第88-90页 |
| 在学期间发表的学术论文及研究成果 | 第90-91页 |
| 致谢 | 第91-92页 |