摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第7-11页 |
1.1 研究背景及意义 | 第7-8页 |
1.2 国内外研究状况 | 第8-9页 |
1.3 本文的主要工作 | 第9-11页 |
第二章 船舶导航雷达信号处理机总体方案 | 第11-17页 |
2.1 船舶导航雷达基本工作原理 | 第11-12页 |
2.2 船舶导航雷达信号处理机设计分析 | 第12-13页 |
2.3 系统总体方案设计 | 第13-17页 |
2.3.1 系统工作流程 | 第13-14页 |
2.3.2 系统结构框图 | 第14-15页 |
2.3.3 系统主要技术指标 | 第15页 |
2.3.4 关键器件选型 | 第15-17页 |
第三章 船舶导航雷达信号处理机硬件设计 | 第17-36页 |
3.1 船舶导航雷达信号处理机硬件结构 | 第17-18页 |
3.2 A/D采样模数转换电路设计 | 第18-20页 |
3.3 雷达信号处理FPGA模块电路设计 | 第20-25页 |
3.3.1 配置电路 | 第21页 |
3.3.2 PLL和IO供电电路 | 第21-22页 |
3.3.3 时钟电路 | 第22-23页 |
3.3.4 外接存储器电路 | 第23-24页 |
3.3.5 以太网控制电路 | 第24-25页 |
3.4 雷达信号处理DSP模块电路设计 | 第25-30页 |
3.4.1 复位电路 | 第25-26页 |
3.4.2 外扩FLASH存储器和SDRAM存储器电路 | 第26-27页 |
3.4.3 时钟电路 | 第27-28页 |
3.4.4 JTAG仿真接口电路 | 第28-29页 |
3.4.5 DSP与FPGA通信接口电路 | 第29-30页 |
3.5 电源模块设计 | 第30-32页 |
3.6 电路板PCB设计与基本测试 | 第32-36页 |
3.6.1 多层PCB板的设置 | 第32-33页 |
3.6.2 电路板电气设计 | 第33-34页 |
3.6.3 电路板基本测试 | 第34-36页 |
第四章 船舶导航雷达信号处理相关理论论证 | 第36-53页 |
4.1 中频信号数字化接收处理 | 第36-46页 |
4.1.1 中频数字化系统基本结构 | 第36-37页 |
4.1.2 带通信号采样定理 | 第37-39页 |
4.1.3 数字混频正交变换 | 第39-41页 |
4.1.4 数字低通滤波器 | 第41-43页 |
4.1.5 整数倍抽取 | 第43-46页 |
4.2 雷达同频干扰抑制 | 第46-51页 |
4.2.1 同频干扰的概念 | 第46-47页 |
4.2.2 同频干扰信号的特征 | 第47-48页 |
4.2.3 同频干扰抑制处理 | 第48-51页 |
4.3 雷达回波脉冲积累理论 | 第51-53页 |
第五章 船舶导航雷达信号处理机软件设计 | 第53-76页 |
5.1 船舶导航雷达信号处理机软件结构 | 第53-54页 |
5.2 基于FPGA的信号采样控制 | 第54-56页 |
5.3 基于FPGA的DDC设计实现 | 第56-65页 |
5.3.1 NCO的设计 | 第56-58页 |
5.3.2 数字混频的实现 | 第58-59页 |
5.3.3 FIR滤波器的实现 | 第59-62页 |
5.3.4 CIC抽取滤波器实现 | 第62-64页 |
5.3.5 CIC补偿滤波器实现 | 第64页 |
5.3.6 雷达回波幅值和相位信息提取 | 第64-65页 |
5.4 基于FPGA的雷达同频干扰抑制实现 | 第65-68页 |
5.4.1 数据存储模块 | 第65-66页 |
5.4.2 卷积计算模块 | 第66-68页 |
5.4.3 干扰抑制模块 | 第68页 |
5.5 基于FPGA的雷达脉冲积累实现 | 第68-69页 |
5.6 基于FPGA的以太网通信实现 | 第69-72页 |
5.7 DSP与FPGA的通信实现 | 第72-76页 |
第六章 系统测试与分析 | 第76-86页 |
6.1 算法模块的仿真验证 | 第76-80页 |
6.2 系统各功能模块实测 | 第80-84页 |
6.2.1 AD采样测试 | 第80-81页 |
6.2.2 以太网通信实验 | 第81-82页 |
6.2.3 DSP与FPGA通信实验 | 第82-84页 |
6.3 船舶导航雷达整机测试 | 第84-85页 |
6.4 系统资源占用分析 | 第85-86页 |
总结与展望 | 第86-88页 |
参考文献 | 第88-92页 |
致谢 | 第92-93页 |
作者简介 | 第93-94页 |
附录 船舶导航雷达信号处理机电路板实物图 | 第94页 |