首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--数据传输技术论文

Massive MIMO中矩阵SVD分解算法研究

摘要第5-6页
ABSTRACT第6-7页
缩略词表第14-15页
第一章 绪论第15-20页
    1.1 研究工作的背景与意义第15-16页
    1.2 矩阵SVD分解研究现状第16-18页
        1.2.1 在数值计算中的研究现状第16页
        1.2.2 在MIMO系统下的研究现状第16-17页
        1.2.3 在VLSI结构上的研究现状第17-18页
    1.3 本文的主要工作及创新第18-19页
    1.4 本文的结构安排第19-20页
第二章 Massive MIMO概述与SVD应用第20-29页
    2.1 Massive MIMO概述第20-24页
        2.1.1 Massive MIMO系统模型第20-22页
        2.1.2 Massive MIMO技术优势第22-23页
        2.1.3 Massive MIMO技术挑战第23-24页
    2.2 预编码与SVD应用第24-27页
        2.2.1 单用户多流预编码第25-26页
        2.2.2 多用户多流预编码第26-27页
    2.3 SVD在Massive MIMO下的考虑第27-28页
    2.4 本章小结第28-29页
第三章 SVD基本算法实现第29-44页
    3.1 基本矩阵旋转变换第29-31页
        3.1.1 HouseHold变换第29-30页
        3.1.2 Givens变换第30-31页
    3.2 Golub-Kahan算法第31-33页
    3.3 Jacobi旋转算法第33-35页
        3.3.1 算法原理第33页
        3.3.2 数据计算顺序第33-34页
        3.3.3 脉动阵列结构第34-35页
    3.4 Hestenes-Jacobi算法第35-39页
        3.4.1 算法原理第35-36页
        3.4.2 旋转角度计算第36-37页
        3.4.3 数据计算顺序第37-39页
    3.5 性能分析第39-42页
        3.5.1 误差性能分析第39-41页
        3.5.2 复杂度与适用性比较第41-42页
            3.5.2.1 复杂度比较第41-42页
            3.5.2.2 适用场景比较第42页
    3.6 本章小结第42-44页
第四章 Massive MIMO下矩阵SVD优化方案第44-63页
    4.1 基于Hestenes-Jacobi的局部SVD分解第44-56页
        4.1.1 局部SVD分解原理第44-46页
        4.1.2 局部SVD分解实现第46-47页
        4.1.3 优化计算复杂度第47-54页
        4.1.4 正交门限第54-56页
            4.1.4.1 正交门限与相对误差第54-56页
            4.1.4.2 正交门限与复杂度第56页
    4.2 基于格拉斯曼流形的梯度跟踪算法第56-62页
        4.2.1 基于格拉斯曼流形的最优化第56-58页
        4.2.2 时变信道下的跟踪算法第58-59页
        4.2.3 性能仿真第59-62页
    4.3 本章小结第62-63页
第五章 基于预编码系统的局部SVD硬件设计第63-85页
    5.1 大MIMO系统及预编码第63-65页
        5.1.1 大MIMO系统介绍第63-64页
        5.1.2 下行链路数据处理第64页
        5.1.3 局部SVD在大MIMO中的应用第64-65页
    5.2 CORDIC第65-67页
        5.2.1 算法分析第65-66页
        5.2.2 操作模式第66-67页
            5.2.2.1 旋转模式第66页
            5.2.2.2 向量模式第66-67页
    5.3 比特量化分析第67-71页
        5.3.1 矩阵元素定点第67-68页
        5.3.2 相关值定点第68-69页
        5.3.3 量化性能仿真第69-71页
    5.4 总体架构设计第71-76页
        5.4.1 顶层模块介绍第71-73页
        5.4.2 数据计算顺序第73-75页
        5.4.3 架构实现第75-76页
        5.4.4 资源消耗第76页
    5.5 模块介绍第76-81页
        5.5.1 处理器模块第76-78页
            5.5.1.1 相关器第77页
            5.5.1.2 复数Givens变换第77-78页
        5.5.2 控制器模块第78-80页
        5.5.3 连接器模块第80-81页
            5.5.3.1 A型连接器第80-81页
            5.5.3.2 B型连接器第81页
    5.6 仿真结果第81-84页
    5.7 本章小结第84-85页
第六章 总结与展望第85-86页
    6.1 本文主要工作第85页
    6.2 下一步工作建议第85-86页
致谢第86-87页
参考文献第87-90页
攻读硕士学位期间的研究成果第90-91页
学位论文评审后修改说明表第91-93页
学位论文答辩后勘误修订说明表第93-94页

论文共94页,点击 下载论文
上一篇:基于FPGA和DSP的船舶导航雷达数字信号处理机的设计与实现
下一篇:微波T/R组件的研究