首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

基于FPGA的可容错片上网络设计方法

摘要第1-7页
ABSTRACT第7-9页
致谢第9-14页
第一章 绪论第14-24页
   ·NoC 产生的技术背景第14-17页
     ·SoC 面临的问题第14-15页
     ·NoC 的特点第15-17页
   ·NoC 的关键问题第17-20页
     ·NoC 的拓扑结构第17页
     ·路由问题第17-18页
     ·交换机制第18页
     ·拥塞控制第18页
     ·流量控制问题第18-19页
     ·服务质量(QoS)问题第19页
     ·映射问题第19页
     ·性能评估问题第19-20页
   ·NoC 国内外研究现状第20-21页
     ·国际研究现状第20-21页
     ·国内研究现状第21页
   ·课题来源、创新点及文章结构安排第21-24页
     ·课题来源及创新点第21-22页
     ·文章的结构安排第22-24页
第二章 NoC 标准组件设计及基于FPGA 实现概述第24-39页
   ·2D-Mesh 结构NoC 简介第24-25页
   ·NoC 标准资源网络接口设计第25-31页
     ·基本功能第25页
     ·系统定义第25-27页
     ·资源网络接口模块详细设计第27-31页
   ·NoC 标准路由器设计第31-34页
     ·标准路由器体系结构第31-32页
     ·标准路由器内部功能模块介绍第32-34页
     ·标准路由器转发数据原理第34页
   ·基于FPGA 的硬件设计概述第34-39页
     ·FPGA 的相对特性第35页
     ·FPGA 的体系结构第35页
     ·FPGA 的配置方式第35-36页
     ·基于FPGA 的硬件设计流程第36-39页
第三章 针对软错误有效的资源网络接口设计第39-45页
   ·容软错误资源网络接口第39-43页
     ·资源网络接口体系结构第39-40页
     ·发送控制逻辑及发送过程第40-41页
     ·接收控制逻辑及接收过程第41-42页
     ·软错误纠正第42-43页
   ·实验结果第43-44页
     ·仿真分析第43-44页
     ·硬件开销分析第44页
   ·本章小结第44-45页
第四章 应用BIST 技术设计NoC 可容错路由器第45-53页
   ·容硬件故障路由器设计第46-50页
     ·路由器体系结构与BIST第46-47页
     ·路由器测试模式第47页
     ·路由器正常工作模式下RC 转发flit 原理第47-50页
   ·实验结果第50-52页
     ·仿真分析第50-51页
     ·硬件开销分析第51-52页
   ·本章小结第52-53页
第五章 总结及展望第53-55页
   ·论文工作总结第53页
   ·工作展望第53-55页
参考文献第55-60页
附录第60-61页
 攻读硕士学位期间撰写的论文第60页
 研究生阶段参加的项目第60-61页

论文共61页,点击 下载论文
上一篇:基于纠错技术的高速串行编解码器研究与设计
下一篇:环境标识导向系统在城市景观设计中的应用与研究