| 摘要 | 第1-7页 |
| ABSTRACT | 第7-9页 |
| 致谢 | 第9-14页 |
| 第一章 绪论 | 第14-24页 |
| ·NoC 产生的技术背景 | 第14-17页 |
| ·SoC 面临的问题 | 第14-15页 |
| ·NoC 的特点 | 第15-17页 |
| ·NoC 的关键问题 | 第17-20页 |
| ·NoC 的拓扑结构 | 第17页 |
| ·路由问题 | 第17-18页 |
| ·交换机制 | 第18页 |
| ·拥塞控制 | 第18页 |
| ·流量控制问题 | 第18-19页 |
| ·服务质量(QoS)问题 | 第19页 |
| ·映射问题 | 第19页 |
| ·性能评估问题 | 第19-20页 |
| ·NoC 国内外研究现状 | 第20-21页 |
| ·国际研究现状 | 第20-21页 |
| ·国内研究现状 | 第21页 |
| ·课题来源、创新点及文章结构安排 | 第21-24页 |
| ·课题来源及创新点 | 第21-22页 |
| ·文章的结构安排 | 第22-24页 |
| 第二章 NoC 标准组件设计及基于FPGA 实现概述 | 第24-39页 |
| ·2D-Mesh 结构NoC 简介 | 第24-25页 |
| ·NoC 标准资源网络接口设计 | 第25-31页 |
| ·基本功能 | 第25页 |
| ·系统定义 | 第25-27页 |
| ·资源网络接口模块详细设计 | 第27-31页 |
| ·NoC 标准路由器设计 | 第31-34页 |
| ·标准路由器体系结构 | 第31-32页 |
| ·标准路由器内部功能模块介绍 | 第32-34页 |
| ·标准路由器转发数据原理 | 第34页 |
| ·基于FPGA 的硬件设计概述 | 第34-39页 |
| ·FPGA 的相对特性 | 第35页 |
| ·FPGA 的体系结构 | 第35页 |
| ·FPGA 的配置方式 | 第35-36页 |
| ·基于FPGA 的硬件设计流程 | 第36-39页 |
| 第三章 针对软错误有效的资源网络接口设计 | 第39-45页 |
| ·容软错误资源网络接口 | 第39-43页 |
| ·资源网络接口体系结构 | 第39-40页 |
| ·发送控制逻辑及发送过程 | 第40-41页 |
| ·接收控制逻辑及接收过程 | 第41-42页 |
| ·软错误纠正 | 第42-43页 |
| ·实验结果 | 第43-44页 |
| ·仿真分析 | 第43-44页 |
| ·硬件开销分析 | 第44页 |
| ·本章小结 | 第44-45页 |
| 第四章 应用BIST 技术设计NoC 可容错路由器 | 第45-53页 |
| ·容硬件故障路由器设计 | 第46-50页 |
| ·路由器体系结构与BIST | 第46-47页 |
| ·路由器测试模式 | 第47页 |
| ·路由器正常工作模式下RC 转发flit 原理 | 第47-50页 |
| ·实验结果 | 第50-52页 |
| ·仿真分析 | 第50-51页 |
| ·硬件开销分析 | 第51-52页 |
| ·本章小结 | 第52-53页 |
| 第五章 总结及展望 | 第53-55页 |
| ·论文工作总结 | 第53页 |
| ·工作展望 | 第53-55页 |
| 参考文献 | 第55-60页 |
| 附录 | 第60-61页 |
| 攻读硕士学位期间撰写的论文 | 第60页 |
| 研究生阶段参加的项目 | 第60-61页 |