AXIe系统关键技术研究
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第1章 绪论 | 第8-13页 |
1.1 课题背景及研究的目的和意义 | 第8-10页 |
1.2 国内外研究现状 | 第10-12页 |
1.3 主要研究内容 | 第12页 |
1.4 本文结构 | 第12-13页 |
第2章 AXIe系统关键技术分析 | 第13-21页 |
2.1 AXIe系统概述 | 第13-14页 |
2.2 关键技术分析 | 第14-20页 |
2.2.1 AXIe数据传输拓扑结构 | 第16-17页 |
2.2.2 AXIe嵌入式控制器技术 | 第17-18页 |
2.2.3 测试系统转接技术 | 第18页 |
2.2.4 智能平台管理服务 | 第18-20页 |
2.3 本章小结 | 第20-21页 |
第3章 AXIe数据传输拓扑结构研究 | 第21-42页 |
3.1 基本接口拓扑结构分析 | 第21-22页 |
3.2 交换接口拓扑结构研究 | 第22-26页 |
3.2.1 PCIe总线相关技术分析 | 第22-24页 |
3.2.2 交换接口拓扑结构研究 | 第24-26页 |
3.3 触发、同步与定时接口拓扑结构研究 | 第26-29页 |
3.4 本地总线拓扑结构分析 | 第29-30页 |
3.5 背板设计实例 | 第30-31页 |
3.6 系统模块设计实例 | 第31-41页 |
3.6.1 总体方案设计 | 第32-34页 |
3.6.2 系统模块硬件设计 | 第34-39页 |
3.6.3 系统模块逻辑设计 | 第39-41页 |
3.7 本章小结 | 第41-42页 |
第4章 AXIe嵌入式控制器技术研究 | 第42-51页 |
4.1 AXIe嵌入式控制器应具备的功能电路 | 第42-44页 |
4.2 模块化计算机设计方案 | 第44-45页 |
4.2.1 COMe模块接口分析 | 第44-45页 |
4.2.2 AXIe嵌入式控制器上电顺序 | 第45页 |
4.3 AXIe嵌入式控制器设计实例 | 第45-50页 |
4.3.1 总体方案设计 | 第46-47页 |
4.3.2 硬件设计 | 第47-48页 |
4.3.3 U-boot及VxWorks系统移植 | 第48-50页 |
4.4 本章小结 | 第50-51页 |
第5章 测试系统转接技术研究 | 第51-57页 |
5.1 PXIe测试系统简介 | 第51-52页 |
5.2 PXIe-AXIe转接技术研究 | 第52-54页 |
5.3 PXIe-AXIe适配器设计实例 | 第54-56页 |
5.3.1 PCIe接口信号设计 | 第54-55页 |
5.3.2 触发及同步信号设计 | 第55-56页 |
5.3.3 电源系统设计 | 第56页 |
5.4 本章小结 | 第56-57页 |
第6章 测试及验证 | 第57-65页 |
6.1 PXIe-AXIe适配器测试 | 第57-59页 |
6.2 AXIe嵌入式控制器测试 | 第59-62页 |
6.2.1 计算机最小系统测试 | 第59页 |
6.2.2 外围接口测试 | 第59-60页 |
6.2.3 AXIe背板接口测试 | 第60-62页 |
6.3 背板和系统模块测试 | 第62-64页 |
6.4 本章小结 | 第64-65页 |
结论 | 第65-66页 |
参考文献 | 第66-69页 |
攻读学位期间发表的论文及其他成果 | 第69-71页 |
致谢 | 第71页 |